电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CA28M0000DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CA28M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
595CA28M0000DG - - 点击查看 点击购买

595CA28M0000DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CA28M0000DG规格参数

参数名称属性值
类型VCXO
频率28MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±370ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
axd 中调试我的afx文件,没有有效汇编代码?
用axd调入别人的afx文件,可以看到汇编代码。 我编译的代码,用 armlink hello -o hello.afx 就没有汇编代码, 如何能让自己的afx文件,可以用axd调试呢? 平台:arm 板子:mc2410 sumsu ......
z2008h 嵌入式系统
dxp2004学习
目前刚开始学习dxp2004,但是有很多地方不懂,各位大神有没有推荐的参考书或者资料呢? ...
杨谨怿 PCB设计
【设计工具】OpenOCD内部Jtag层核心代码
OpenOCD内部Jtag层核心代码。OpenOCD可以使用户通过C代码仿真模拟Verilog。 83370...
GONGHCU FPGA/CPLD
我们的9854芯片是转接板做的,行否?!
本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 有没有大神知道呀, 我们的ad9854芯片是先焊在转接板上,然后自己画的外围PCB(带2013字样的)底板并制作的,不知能否满足要求? 有没有同样情 ......
armahc 电子竞赛
关于滤波电路中RC的取值问题
用TLC2254CN做了一个9HZ的二阶低通滤波,由f=1/(2pi×RC)得到RC乘积,但是具体的值怎么算,数值不同效果也不一样吧?...
皇极F1 模拟电子
关于波特率
外部晶振是24M 串口波特率设置为1M的时候,串口中断接收数据没有问题,但是设置为2M的时候就会出现问题,接收不了。 是不是我在中断函数里弄太多东西还是别的原因 求助...
小小小小菜鸟 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1268  1486  1163  855  2537  2  33  17  37  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved