电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510CBA33M3300BAG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

510CBA33M3300BAG在线购买

供应商 器件名称 价格 最低购买 库存  
510CBA33M3300BAG - - 点击查看 点击购买

510CBA33M3300BAG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

510CBA33M3300BAG规格参数

参数名称属性值
类型XO(标准)
频率33.33MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳4-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
【建筑施工监测与安防系统】十四、项目核心功能实现
本人参赛项目的核心功能是施工现场压力等监测,并提供阈值报警。其中利用Kaluga板实现上位机的功能,Kaluga板主控ESP32 S2通过TCP(作为TCP Client)连接网关(作为TCP Server),向网关发送 ......
sonicfirr DigiKey得捷技术专区
请问应该如何学习DDR2?
我现在刚入手DDR2,但是不知道应该怎样学习? 麻烦各位大侠指点哈,感激不尽~~~...
hudoudou 嵌入式系统
linux中断处理过程是关全局中断还是局部中断
最近在研究linux中断相关内容,遇到了很多疑惑,其中之一就是中断handler处理过程中是关中断的,那么关的是全局中断还是此CPU的局部中断,如果关的是局部中断,那么中断处理过程中其它cpu是不是 ......
flashtt Linux开发
初学51,这半年的学习计划
第一次认识51单片机,是大一时班主任为了提升大家学习嵌入式的兴趣,就叫了些学长展示他们的学习成果。当时觉得51离自己还很远,所以也没有太放在心上,随着时间的过去,渐渐觉得大学生活不能就 ......
海绵seny丶 51单片机
哪位大虾这个谐振电路怎么工作的?
315168 ...
liuxingjiyu 模拟电子
是不是只有在模拟仿真时才能设端点调试啊?
我一直搞不懂MSP430 Flash Emulation Tool 是怎么工作的,它在调试时每次都要把程序下装到目标芯片中运行,在标芯片中程序就自己独立运行了,那还怎么进行断点调试和控制?? 是不是开发MSP430 ......
waytosun 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 604  2527  656  1630  1986  58  15  3  11  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved