电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

10AX066H4F34E3LG

产品描述FPGA Arria® 10 GX Family 660000 Cells 20nm Technology 0.9V 1152-Pin FC-FBGA Tray
文件大小940KB,共47页
制造商Intel(英特尔)
官网地址http://www.intel.com/
标准
下载文档 详细参数 选型对比 全文预览

10AX066H4F34E3LG在线购买

供应商 器件名称 价格 最低购买 库存  
10AX066H4F34E3LG - - 点击查看 点击购买

10AX066H4F34E3LG概述

FPGA Arria® 10 GX Family 660000 Cells 20nm Technology 0.9V 1152-Pin FC-FBGA Tray

10AX066H4F34E3LG规格参数

参数名称属性值
欧盟限制某些有害物质的使用Compliant
ECCN (US)3A001.a.7.b
Part StatusActive
SVHCYes
SVHC Exceeds ThresholdYes
Family NameArria® 10 GX
Process Technology20nm
User I/Os492
Number of Registers1002160
Operating Supply Voltage (V)0.9
Logic Elements660000
Number of Multipliers3356 (18x19)
Program Memory TypeSRAM
Embedded Memory (Kbit)42660
Total Number of Block RAM2133
Device Logic Units660000
Device Number of DLLs/PLLs16
Transceiver Channels24
Transceiver Speed (Gbps)17.4
Dedicated DSP1678
PCIe2
ProgrammabilityYes
Reprogrammability SupportYes
Copy ProtectionYes
In-System ProgrammabilityYes
Speed Grade3
Single-Ended I/O StandardsLVCMOS|LVTTL
Minimum Operating Supply Voltage (V)0.87
Maximum Operating Supply Voltage (V)0.93
I/O Voltage (V)1.2|1.25|1.35|1.5|1.8|2.5|3
Minimum Operating Temperature (°C)0
Maximum Operating Temperature (°C)100
Supplier Temperature GradeExtended
系列
Packaging
Tray
Supplier PackageFC-FBGA
Pin Count1152
Standard Package NameBGA
MountingSurface Mount
Package Height2.95
Package Length35
Package Width35
PCB changed1152
Lead ShapeBall

10AX066H4F34E3LG相似产品对比

10AX066H4F34E3LG 10AX066H4F34E3SG 10AX066H3F34E2SG
描述 FPGA Arria® 10 GX Family 660000 Cells 20nm Technology 0.9V 1152-Pin FC-FBGA Tray FPGA Arria® 10 GX Family 660000 Cells 20nm Technology 0.9V 1152-Pin FC-FBGA Tray FPGA Arria® 10 GX Family 660000 Cells 20nm Technology 0.9V Medical 1152-Pin FC-FBGA
欧盟限制某些有害物质的使用 Compliant Compliant Compliant
ECCN (US) 3A001.a.7.b 3A001.a.7.b 3A001.a.7.b
Part Status Active Active Active
Family Name Arria® 10 GX Arria® 10 GX Arria® 10 GX
Process Technology 20nm 20nm 20nm
User I/Os 492 492 492
Number of Registers 1002160 1002160 1002160
Operating Supply Voltage (V) 0.9 0.9 0.9
Logic Elements 660000 660000 660000
Number of Multipliers 3356 (18x19) 3356 (18x19) 3356 (18x19)
Program Memory Type SRAM SRAM SRAM
Embedded Memory (Kbit) 42660 42660 42660
Total Number of Block RAM 2133 2133 2133
Device Logic Units 660000 660000 660000
Device Number of DLLs/PLLs 16 16 16
Transceiver Channels 24 24 24
Transceiver Speed (Gbps) 17.4 17.4 17.4
Dedicated DSP 1678 1678 1678
PCIe 2 2 2
Programmability Yes Yes Yes
Reprogrammability Support Yes Yes Yes
Copy Protection Yes Yes Yes
In-System Programmability Yes Yes Yes
Speed Grade 3 3 3
Single-Ended I/O Standards LVCMOS|LVTTL LVTTL|LVCMOS LVTTL|LVCMOS
Minimum Operating Supply Voltage (V) 0.87 0.87 0.87
Maximum Operating Supply Voltage (V) 0.93 0.93 0.93
I/O Voltage (V) 1.2|1.25|1.35|1.5|1.8|2.5|3 1.2|1.25|1.35|1.5|1.8|2.5|3 1.2|1.25|1.35|1.5|1.8|2.5|3
Maximum Operating Temperature (°C) 100 100 100
Supplier Temperature Grade Extended Extended Extended
Supplier Package FC-FBGA FC-FBGA FC-FBGA
Pin Count 1152 1152 1152
Standard Package Name BGA BGA BGA
Mounting Surface Mount Surface Mount Surface Mount
Package Height 2.95 2.63 2.63
Package Length 35 35 35
Package Width 35 35 35
PCB changed 1152 1152 1152
Lead Shape Ball Ball Ball
SVHC Yes - Yes
SVHC Exceeds Threshold Yes - Yes
系列
Packaging
Tray Tray -

参考设计

A10P3S,基于 Arria 10 GX/SX 3/4-Length PCIe Board with Quad QSFP 和 DDR4 的 PCIe FPGA 板
A10P3S PCIe FPGA 板是一款基于 Altera Arria 10 GX/SX FPGA 和 SoC 的 3/4 长度 PCIe x8 卡。 Arria 10 拥有高密度和高能效 FPGA 结构,并结合丰富的功能集,包括高达 28 Gbps 的高速收发器、硬浮点 DSP 模块和嵌入式 Gen3 PCIe x8。 Arria 10 SX 变体还具有双核 ARM Cortex-A9 MPC...

[ 查看详情 ]

A10PL4,基于 Intel Arria 10 GX 薄型 PCIe 板的 PCIe FPGA 板,具有双 QSFP 和 DDR4
A10PL4 PCIe FPGA 板是一款基于 Altera Arria 10 GX FPGA 的薄型 PCIe x8 卡。 Arria 10 拥有高密度和高能效 FPGA 结构,并结合了丰富的功能集,包括高速收发器、硬浮点 DSP 模块和嵌入式 Gen3 PCIe x8。该主板提供超过 32 GB 的内存、复杂的时钟和计时选项以及两个前面板 QSFP 笼,每个笼都支持。 A10PL4 还集成了用...

[ 查看详情 ]

小弟用的软件ISE10.1,建立新文件时打开目录中没有chipscope的文件格式,求大神指点
安装软件以后,chipscope等都安上了,打开以后没有找到chipscope的文件格式呢,是不是需要导入?咋弄...
刘皓辰 FPGA/CPLD
千呼万唤始出来——收到TI活动奖品
终于收到TI 高精度实验室信号链精品课大作战活动奖品---保温杯很漂亮的哦。。。。...
Orima 聊聊、笑笑、闹闹
你问我答——FPGA的多个时钟引脚都怎么用?
大家好:看FPGA片子上有多个时钟输入引脚,手头的板子只有一个时钟晶振接一个脚,其他时钟脚怎么用了。谢谢!...
xunxun109 FPGA/CPLD
PADSLAYOUT2007
想学习PADSLAYOUT2007的工程师看看吧,不错的东西...
潜水鱼 PCB设计
DC/DC转换器的高密度印刷电路板(PCB)布局,第2部分
[align=left]转自:deyisupport[/align][align=left]正如笔者在第1部分中所提,专用于电源管理的印刷电路板(PCB)面积对系统设计人员而言是极大的约束。降低转换损耗是一项基本要求,以便能在PCB基板面有限的空间受约束型应用中实现紧凑的方案。[/align][align=left]在电路板上具有战略意义的位置灵活部署转换器的能力也很重要 —— 以大电流负载点(P...
okhxyyo 模拟与混合信号
cyclone芯片一般要多少钱一块?
cyclone芯片一般要多少钱一块?...
niaozaijiao FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 66  553  811  1212  1310 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved