电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CG38M7853DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CG38M7853DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595CG38M7853DGR - - 点击查看 点击购买

595CG38M7853DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CG38M7853DGR规格参数

参数名称属性值
类型VCXO
频率38.7853MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
绝对牵引范围(APR)±35ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
关于天线衰减的问题
最近在做这么一个东西,具体功能为:检测220MHz到240MHz数传电台的位置 数传电台发送数据的时候,我通过一个 频率范围:220MHz-240MHz线极化 天线增益:7.5dBi 驻 波 比:≤2.0的对数周期天 ......
melo199281 无线连接
jlink安装包中的jflash烧写过程中有关地址和初始化的区分问题
小弟最近刚接触jlink仿真器v9,jlink版本是6.16b,想利用它将一些bin文件下载到我的板子上,芯片是TI公司的omapl138,在接触jflash烧写工具是,我遇到两个关于地址和初始化的问题,一直理解的不 ......
小狼龙 ARM技术
EDU数据库使用方法
最近在Wince上做EDU数据库的毕业设计,编译的时候,EDU数据库的装载数据卷CeMountBDVolEx函数,卸载数据库卷CeMountDBVolEx函数,总之和EDU数据库相关的函数都不能用,EDU数据库下各种结构如CEP ......
yytzc 嵌入式系统
沁恒测评汇总贴
@北方 精简手机系统设计 【沁恒试用】精简手机系统设计 #1 【沁恒试用】增加SPI的引用 #2 【沁恒试用】 使用触摸按键和GPIO完成拨号和挂断的功能 #3 @90houyidai 【沁恒 ......
okhxyyo 单片机
时光倒转
大概这里很多年轻人,还没到希望时光倒转的年龄。不过时光倒转是人类的梦想,难怪Time Machine的科幻片层出不穷。这里就让大家开开眼界,看看时间是怎么倒转的,好消息是时光倒转终于实现了,坏 ......
John_sea DIY/开源硬件专区
一道计算机通信题目,大家一起讨论
CAN总线的通信特点为:广播。每个节点往外发消息,所有其他节点都会收到这个消息,然后过滤决定这个消息是否对自己重要。 本题附加要求为: 1. CAN总线上连接有多个控制器,一个触摸屏 1 ......
irvine 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 693  1660  108  1289  566  5  55  52  42  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved