电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595CF10M0000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-8
产品类别无源元件   
文件大小404KB,共17页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595CF10M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
595CF10M0000DGR - - 点击查看 点击购买

595CF10M0000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-8

595CF10M0000DGR规格参数

参数名称属性值
类型VCXO
频率10MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
绝对牵引范围(APR)±70ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
810 MH
Z
Features
Available with any-rate output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 9.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 810 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 8.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–810 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si595
STM32单片机感谢一哈
本帖最后由 ddllxxrr 于 2021-1-28 12:24 编辑 事情的缘起是这样子的。 我司想改造个方案,我来做这事。我沿用了老的MCU STM32F100C8T6。由于本人出刀特快就画了实验板并打样。但由于某种 ......
ddllxxrr stm32/stm8
关于FPGA电路板调试的经验
我做了个FPGA的电路板,上面有ADV7181(模拟视频转BT656),DS90CR285(TTL转LVDS),总之就是CVBS输入LVDS输出的一个电路板,上面还有STM32,是电脑和FPGA通讯的控制。现在可以确定STM32和FPGA ......
3008202060 FPGA/CPLD
分享一个很好的PCB制作教程,喜欢DIY的朋友 有福
一步一步教你手工制作PCB和Protel99SE的PCB图打印设置...
cs12012547 PCB设计
想转做通讯,各位大侠能否推荐个做通讯的公司。
辞职了,还有两周下岗,一年经验,一直做嵌入式底层开发,做过两个有点技术含量的东东。现想专门做通讯,不知道业内那些公司比较好。 注:排除华为,本人不喜欢华为。...
linlintree 嵌入式系统
#include“xx.h”不执行什么原因
开头有四个#include“xx.h”,把哪个方向到第一,编译就提示哪个出错,感觉#include“xx.h”没有执行。出错提示如下图 ...
wjbland 瑞萨MCU/MPU
MSP430G2553 定时器中断实例
#include "MSP430G2553.h" void led_init(); void timer0_init(); void main( void ) { // Stop watchdog timer to prevent time out reset WDTCTL = WDTPW + WDTHOLD; //- ......
火辣西米秀 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2350  631  1497  2722  1810  47  11  43  24  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved