电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591FC30M7200DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591FC30M7200DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591FC30M7200DGR - - 点击查看 点击购买

591FC30M7200DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591FC30M7200DGR规格参数

参数名称属性值
类型XO(标准)
频率30.72MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
wince驱动 之 中断问题
最近在学习中断驱动,有几点不明白,向大家请教: 1、在wince 中断里,逻辑中断号和事件关联,那么该事件是如何被触发的呢?需要人为干预吗? 2、某一类型的中断,比如I2C中断,isr_IIC对应 ......
fiona007 嵌入式系统
verilog语句输出疑问
input b;reg a;if(i)a <= b;assign c = a;如果i=0;那么c的值是什么,应该没有值,还是值为0?c为wire型,那么没有保存,所以没有输出值,这样对不?...
tianma123 FPGA/CPLD
FPGA的门数如何计算?
经常听FPGA是多少万门的,但FPGA不是以逻辑单元算大小的吗,这两者之间有什么关系吗?多少万门怎么估算呀?...
心仪 FPGA/CPLD
看看Xilinx最新发布的的目标设计平台特定领域专用套件
上图吧,实在是太晚了,也没啥可写的,大概简要说明一下就好。其他如果我在想起什么,会继续补充的。 32079 这是Spartan-6的开发板,我掂了掂,挺沉的。。。AVNET做的,做工应该没得挑。 ......
凯哥 FPGA/CPLD
ADC12,速度快时读GND电平读数太大。
我用的MCU是F5438A,主时钟是32M。ADC12的配置是 主时钟,8位分辨率,64个采样时钟,A0A1A2A3轮序; 出现的现象是: 1.当我采用以上配置,将A0直接接到DGND时,ADC的读数不为零,而是128(255/ ......
shushu 微控制器 MCU
PCB漏线问题
PCB完成布线时,进行漏线检查时发现少了一条线,可是怎么都找不到,也没有看到飞线!:faint:大家有没有什么好办法找到未连接的线???? ...
zttian PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1409  1630  163  1297  1068  53  47  14  46  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved