电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT9120AC-2C1-33E50.000000Y

产品描述-20 TO 70C, 5032, 20PPM, 3.3V, 5
产品类别无源元件    振荡器   
文件大小480KB,共13页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT9120AC-2C1-33E50.000000Y概述

-20 TO 70C, 5032, 20PPM, 3.3V, 5

SIT9120AC-2C1-33E50.000000Y规格参数

参数名称属性值
是否Rohs认证符合
厂商名称SiTime
包装说明DILCC6,.12
Reach Compliance Codecompliant
Factory Lead Time6 weeks
其他特性ENABLE/DISABLE FUNCTION; COMPLIMENTARY OUTPUT
最长下降时间0.6 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
安装特点SURFACE MOUNT
端子数量6
标称工作频率50 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型LVDS
输出负载100 OHM
封装主体材料PLASTIC
封装等效代码DILCC6,.12
物理尺寸5mm x 3.2mm x 0.75mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.6 ns
最大压摆率55 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)

文档预览

下载PDF文档
SiT9120
Standard Frequency Differential Oscillator
The Smart Timing Choice
The Smart Timing Choice
Features
Applications
31 standard frequencies from 25 MHz to 212.5 MHz
LVPECL and LVDS output signaling types
0.6 ps RMS phase jitter (random) over 12 kHz to 20 MHz bandwidth
Frequency stability as low as ±10 ppm
Industrial and extended commercial temperature ranges
Industry-standard packages: 3.2x2.5, 5.0x3.2 and 7.0x5.0 mmxmm
For any other frequencies between 1 to 625 MHz, refer to SiT9121
and SiT9122 datasheet
10GB Ethernet, SONET, SATA, SAS, Fibre Channel,
PCI-Express
Telecom, networking, instrumentation, storage, servers
Electrical Characteristics
Parameter and Conditions
Supply Voltage
Symbol
Vdd
Min.
2.97
2.25
2.25
Output Frequency Range
Frequency Stability
f
F_stab
25
-10
-20
-25
-50
First Year Aging
10-year Aging
Operating Temperature Range
Input Voltage High
Input Voltage Low
Input Pull-up Impedance
Start-up Time
Resume Time
Duty Cycle
Current Consumption
OE Disable Supply Current
Output Disable Leakage Current
Standby Current
Maximum Output Current
Output High Voltage
Output Low Voltage
Output Differential Voltage Swing
Rise/Fall Time
OE Enable/Disable Time
RMS Period Jitter
F_aging1
F_aging10
T_use
VIH
VIL
Z_in
T_start
T_resume
DC
Idd
I_OE
I_leak
I_std
I_driver
VOH
VOL
V_Swing
Tr, Tf
T_oe
T_jitt
-2
-5
-40
-20
70%
2
45
Vdd-1.1
Vdd-1.9
1.2
Typ.
3.3
2.5
100
6
6
61
1.6
300
1.2
1.2
1.2
0.6
Max.
3.63
2.75
3.63
212.5
+10
+20
+25
+50
+2
+5
+85
+70
30%
250
10
10
55
69
35
1
100
30
Vdd-0.7
Vdd-1.5
2.0
500
115
1.7
1.7
1.7
0.85
Unit
V
V
V
MHz
ppm
ppm
ppm
ppm
ppm
ppm
°C
°C
Vdd
Vdd
ms
ms
%
mA
mA
A
A
mA
V
V
V
ps
ns
ps
ps
ps
ps
25°C
25°C
Industrial
Extended Commercial
Pin 1, OE or ST
Pin 1, OE or ST
Pin 1, OE logic high or logic low, or ST logic high
Pin 1, ST logic low
Measured from the time Vdd reaches its rated minimum value.
In Standby mode, measured from the time ST pin crosses
50% threshold.
Contact SiTime for tighter duty cycle
Excluding Load Termination Current, Vdd = 3.3V or 2.5V
OE = Low
OE = Low
ST = Low, for all Vdds
Maximum average current drawn from OUT+ or OUT-
See Figure 1(a)
See Figure 1(a)
See Figure 1(b)
20% to 80%, see Figure 1(a)
f = 212.5 MHz - For other frequencies, T_oe = 100ns + 3 period
f = 100 MHz, VDD = 3.3V or 2.5V
f = 156.25 MHz, VDD = 3.3V or 2.5V
f = 212.5 MHz, VDD = 3.3V or 2.5V
f = 156.25 MHz, Integration bandwidth = 12 kHz to 20 MHz, all
Vdds
Excluding Load Termination Current, Vdd = 3.3V or 2.5V
OE = Low
See Figure 2
Termination schemes in Figures 1 and 2 - XX ordering code
See last page for list of standard frequencies
Inclusive of initial tolerance, operating temperature, rated power
supply voltage, and load variations
Condition
LVPECL and LVDS, Common Electrical Characteristics
LVPECL, DC and AC Characteristics
RMS Phase Jitter (random)
T_phj
LVDS, DC and AC Characteristics
Current Consumption
OE Disable Supply Current
Differential Output Voltage
Idd
I_OE
VOD
250
47
350
55
35
450
mA
mA
mV
SiTime Corporation
Rev. 1.06
990 Almanor Avenue, Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised October 3, 2014
有没有对ti的EQEP模块非常熟悉的
本帖最后由 张锋 于 2016-7-12 11:19 编辑 我照着例程写了一段程序测电机转速,但就是测的不对,大神帮我看一下@maychang @dontium/*----------------------------------------------------- ......
张锋 微控制器 MCU
【设计工具】赛灵思新一代28nmFPGA 技术概览
赛灵思选用 28nm 高介电层金属闸 (HKMG) 高性能低功耗技术,并将该技术与新型一体化 ASMBLTM 架构相结合,从而推出能降低功耗、提高性能的新一代 FPGA。这些器件实现了前所未有的高集成度和高 ......
GONGHCU FPGA/CPLD
BB Black入门基础之最近学习过程交流
本帖最后由 lonerzf 于 2014-1-1 11:00 编辑 经过近一个星期的奋战,搜了不少资料,重装了几个系统,虽然走的弯路不少,但终于是把BeagleBone Black的内核编译了一遍,非常开心。:loveliness ......
lonerzf DSP 与 ARM 处理器
pic16f785 放大器问题。
pic16f785的放大器 内部寄存器 是怎么设置的,外部电路图是怎么画的,放大倍率 是怎么算的。。哪位大神知道...
fan8788494 Microchip MCU
对MSP430的C++编程
我们知道 MSP430支持 C++编程 但是书本上一般没有介绍他对C++编程的那些特征适合,是不是普通C++编程中能用的方式 他基本上也都是支持的??...
傻砖头 微控制器 MCU
蓝芽EDR技术与应用
Bluetooth 无线技术为在不同的资讯家电间提供语音和数据连接的短距离通信系统。最初所设计的最高资料速率是1 Mb/s,但在加入增强资料速率(EDR)特性后,Bluetooth核心规格已经发展到支 ......
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 218  2853  157  1357  2629  59  13  46  50  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved