电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5383A-D07165-GM

产品描述3-PLL NETWORK SYNCHRONIZER WITH
产品类别半导体    模拟混合信号IC   
文件大小918KB,共55页
制造商Silicon Laboratories Inc
下载文档 全文预览

SI5383A-D07165-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5383A-D07165-GM - - 点击查看 点击购买

SI5383A-D07165-GM概述

3-PLL NETWORK SYNCHRONIZER WITH

文档预览

下载PDF文档
Si5383/84 Rev D Data Sheet
Network Synchronizer Clocks Supporting 1 PPS to 750 MHz
Inputs
The Si5383/84 combines the industry’s smallest footprint and lowest power network syn-
chronizer clock with unmatched frequency synthesis flexibility and ultra-low jitter. The
Si5383/84 is ideally suited for wireless backhaul, IP radio, small and macro cell wireless
communications systems, and data center switches requiring both traditional and packet
based network synchronization.
The three independent DSPLLs are individually configurable as a SyncE PLL, IEEE 1588
DCO, or a general-purpose PLL for processor/FPGA clocking. The Si5383/84 can also
be used in legacy SETS systems needing Stratum 3/3E compliance. In addition, locking
to a 1 PPS input frequency is available on DSPLL D. The DCO mode provides precise
timing adjustment to 1 part per trillion (ppt). The unique design of the Si5383/84 allows
the device to accept a TCXO/OCXO reference with a wide frequency range, and the ref-
erence clock jitter does not degrade the output performance. The Si5383/84 is configura-
ble via a serial interface and programming the Si5383/84 is easy with ClockBuilder Pro
software. Factory pre-programmed devices are also available.
Applications
• Synchronous Ethernet (SyncE) ITU-T G.8262 EEC Option 1 & 2
• Telecom Grand Master Clock (T-GM) as defined by ITU-T G.8273.1
• Telecom Boundary Clock and Slave Clock (T-BC, T-TSC) as defined by ITU-T G.
8273.2
• IEEE 1588 (PTP) slave clock synchronization
• Stratum 3/3E, G.812, G.813, GR-1244, GR-253 network synchronization
• 1 Hz/1 PPS Clock Multiplier
XTAL
OCXO/
TCXO
XA REFb
OSC
REF
KEY FEATURES
• One or three independent DSPLLs in a
single monolithic IC supporting flexible
SyncE/IEEE 1588 and SETS architectures
• Input frequency range:
• External crystal: 25-54 MHz
• REF clock: 5-250 MHz
• Diff clock: 8 kHz - 750 MHz
• LVCMOS clock: 1 PPS, 8 kHz - 250
MHz
• Output frequency range:
• Differential: 1 PPS, 100 Hz - 718.5 MHz
• LVCMOS: 1 PPS, 100 Hz - 250 MHz
• Ultra-low jitter of less than 150 fs
XB
Si5383/84
IN4
IN3
DSPLL
D
Si5384
÷INT
÷INT
÷INT
÷INT
÷INT
÷INT
OUT0
OUT1
OUT2
OUT3
OUT4
OUT5
OUT6
IN1
IN0
÷FRAC
÷FRAC
I
2
C
FLASH
Control/
Status
DSPLL A
DSPLL C
÷INT
silabs.com
| Building a more connected world.
Si5383
IN2
÷FRAC
Rev. 1.0
AC6102 DDR2测试工程
AC6102 DDR2测试工程 本文档介绍AC6102上DDR2存储器基于Verilog代码的测试过程。AC6102上使用了2片16bit的DDR2存储器组成了32bit的硬件总线。虽然是32bit硬件总线,但是我们在使用的时候,也可 ......
芯航线跑堂 FPGA/CPLD
求蓝牙扩音器的设计电路
求哪位大哥帮帮忙,不用很复杂的,简简单单的放大声音就好了 ...
不会折射的光 无线连接
一起来看看这款主频648M的RISC-V MCU是什么水平?
本帖最后由 吃芯片的小黄 于 2022-5-8 19:50 编辑 转:2022年5月9日业界新锐MCU厂商先楫半导体宣布正式推出 HPM6300系列,一款新的—集高性能、高实时、低功耗,高性价比于一身 的RISC- ......
吃芯片的小黄 国产芯片交流
板子到手,无法下载···
手里有一块lm3s811的最小系统,都两个多礼拜了,电脑显示了,却无法下载,郁闷啊~~~~...
609408705 微控制器 MCU
话说2010年英特尔杯大学生电子设计竞赛(第五届嵌入式系统专题邀请赛)
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 为进一步丰富全国大学生电子设计竞赛的形式和内容,推动高校信息电子类专业教学内容、课程体系及实验室建设,促进校际之间在嵌入式系统科研与教 ......
阿cat 电子竞赛
单片机应用编程技巧
单片机应用编程技巧 1. C语言和汇编语言在开发单片机时各有哪些优缺点? 答:汇编语言是一种用文字助记符来表示机器指令的符号语言,是最接近机器码的一种语言。其主要 ......
daicheng 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1338  2428  2634  399  2283  54  24  49  51  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved