电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550FG125M000DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550FG125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
550FG125M000DG - - 点击查看 点击购买

550FG125M000DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550FG125M000DG规格参数

参数名称属性值
类型VCXO
频率125MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
绝对牵引范围(APR)±300ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
这样的内存扩展可行么?4片32M拼成128M
今天看到一个开发板,用4片的32M拼成128,两片接nGCS6,两片接nGCS7 然后我看到他的WinCE中的g_oalAddressTabl添加: DCD 0x91900000, 0x59000000, 1 ; SPI register DCD ......
xiangyata 嵌入式系统
板子收到了,type-c公口试做什么用的?
开箱分享 ...
WZH70246 DIY/开源硬件专区
周界报警的问题
请教各位, 一 最近安装了一套周界报警系统,有几对三十几米和四十几米的对射必须在非常*近探头的地方遮挡才能报警,而在中间位置遮挡则不会报警,查看发现在中间位置遮挡时报警指示灯不亮, ......
kandy2059 工业自动化与控制
设计了一个恒流电路,但在增加负载电阻时电流会变小
本帖最后由 天天1 于 2017-8-26 20:44 编辑 输入电压是12V,如图所示希望获得恒定125mA电流,但是在RL电阻变为74欧姆的时候运放703的4脚处测得电压为2.4V,按理来说应该2.5V的,电阻设为50欧 ......
天天1 电源技术
印度手机用户突破一亿,潜力巨大有望赶超中国
日前,印度最大的移动运营商Bharti Airtel公布了其季度业绩。该公司表示得益于印度市场手机用户总数持续增长,该公司的在本季取得了出色的业绩。 Bharti表示其在第一季度占有22.5%的市场分额, ......
JasonYoo 无线连接
wince编译内核错误
Starting sysgen phase for project ( speech ) Sysgening platform E:\\platform\smdk2440 CEBUILD: Building (E:\\platform\common) BUILD: Message BUILD: Checking for sdk\bin\i386 ......
coolbi5 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2673  2922  1359  911  1784  54  59  28  19  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved