电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AM12M8000DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AM12M8000DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AM12M8000DG - - 点击查看 点击购买

550AM12M8000DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AM12M8000DG规格参数

参数名称属性值
类型VCXO
频率12.8MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
用FPGA仿真出租车计费器
求程序,VHDL的...
wanglinacoolmm FPGA/CPLD
GMS87C1102-1202 8位单片机.pdf
GMS87C1102-1202 8位单片机 同样是用 8位单片机 来控制微型处理器GMS87C1102-1202...
rain 单片机
请教大麦盒子中的一个电源芯片
224540 上边的那个UP10,芯片上写着CU3ZL( alldatasheetcn.com和ICkey上找了,没有),6脚的 旁边电容式220,电感是4R7,(应该是5v转成3.3v吧) 大麦盒子输入电压5v 2A,里边有4个使用UP10 ......
lidonglei1 电源技术
单相桥式相控整流阻感性负载电流断流时刻出现尖峰电压
本帖最后由 大寒虫 于 2019-4-28 10:04 编辑 411029411029411029本人学生小白,在做单相桥式整流仿真时出现图片所示现象,该现象如何解释? ...
大寒虫 模拟电子
求助:无线芯片收发调试的资料
求助:无线芯片收发调试的资料 我做毕业设计,有无线收发这一块。我准备用无线遥控的方式来实现。发送端用pt2262编码,接收端用pt2272解码。不过无线收发还需要调试的,哪位大侠有关于无线收发 ......
fenglin51 嵌入式系统
LINUX 系统时间被更改后是否有Signal发生
使用alarm()设置定时器, 若系统时间被更改会存在一系列定时时间从新计算的问题。 是否存在这样的Signal, 被用来通知“LINUX系统时间被更改”。 【另】 当然定时器,可以通过设置实时监 ......
qinxuewei101 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 178  325  224  1710  890  59  12  14  7  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved