电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

554CE000300DG

产品描述VCXO; DIFF/SE; QUAD FREQ; 10-141
产品类别无源元件   
文件大小481KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

554CE000300DG在线购买

供应商 器件名称 价格 最低购买 库存  
554CE000300DG - - 点击查看 点击购买

554CE000300DG概述

VCXO; DIFF/SE; QUAD FREQ; 10-141

554CE000300DG规格参数

参数名称属性值
类型VCXO
频率 - 输出 130.72MHz, 38.4MHz, 39MHz, 40MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si554
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
V
O L TAG E
- C
O N T R O L L E D
C
RYSTAL
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Four selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Ordering Information:
Low jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si554 quad-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si554 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si554 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si554 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory-programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
FS[1]
7
V
C
1
2
3
8
FS[0]
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
FS1
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
FS0
ADC
V
c
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si554
炼狱传奇-关系运算符之战
关系运算符有以下四种:(1) ab a大于b(3) a=b a大于或者等于b 在进行关系运算时,如果申明的关系是假的(false),则返回值是0,如果申明的关系是真的(true),则返回值是1,如果某个 ......
梦翼师兄 FPGA/CPLD
请教msp430F5438高频晶振设置方法
哪位朋友用过其中的XT2,5xx系列的寄存器跟以前的差别比较大。我现在一直不能设置好XT2作为 MCLK。其中的时钟方面的寄存器设置如下: P5SEL=0x0C; //crystal high ON P5.2.P5.3 P7 ......
lxcqh2008 微控制器 MCU
Vivado综合操作中的重定时(Retiming)
467751 ...
至芯科技FPGA大牛 FPGA/CPLD
夏日驱蚊新创意,随身携带杀蚊虫
49204夏日驱蚊新创意,随身携带杀蚊虫今年的气象真的有些让人捉摸不定,前两天还在一边穿棉袄一边抱怨都4月了为啥还那么冷,转天就直接T恤出门了。夏天真的来了,路上一道道的风景也让小编更加 ......
xyh_521 创意市集
蓝牙SPP的问题
以下是放在CE上用作服务器端的代码: SOCKET s = socket (AF_BT, SOCK_STREAM, BTHPROTO_RFCOMM); SOCKADDR_BTH sa; memset (&sa, 0, sizeof(sa)); sa ......
wtf 嵌入式系统
FPGA设计全流程
FPGA设计全流程(免费下载,pdf文件格式)! 共享资料,一起进步!...
呱呱 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 279  2638  2401  2485  2186  14  47  8  31  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved