电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532AB000643DG

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532AB000643DG在线购买

供应商 器件名称 价格 最低购买 库存  
532AB000643DG - - 点击查看 点击购买

532AB000643DG概述

DUAL FREQUENCY XO, OE PIN 2

532AB000643DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1187.5MHz
频率 - 输出 2219.141MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
用FPGA实现HDMI
480296 ...
至芯科技FPGA大牛 FPGA/CPLD
怎么全盘备份Sitara Starter Kit的tf卡?
有什么办法可以整盘备份tf卡上的内容,当整盘恢复时还可以保证MLO引导文件是第一个写入tf卡的文件而且保有和原卡一样多的分区,从而保证恢复后的tf可以正常启动系统。如果能的话,就不 ......
powerxlgood 嵌入式系统
stm32 v3.5库中stm32f10x_it.c入口地址函数怎么少了?
/** ****************************************************************************** * @file Project/STM32F10x_StdPeriph_Template/stm32f10x_it.c * @author MCD Application Team * @ve ......
xulongcheng2008 stm32/stm8
PCM1801
我现在做音、视频信号的采集压缩,请教各位大侠: pcm1801 的三个时钟信号从何处取得,之间如何匹配同步? 我的想法是,时钟信号由施密特反相触发器来实现,在触发器的输入和输出端接一个电 ......
sunnyzeng1 嵌入式系统
FPGA对MCP2515的应用
各位学长、大神好, 学弟现在在做fpga的毕设课题,涉及到利用MCP2515的SPI口转CAN通讯,从而实现两个FPGA的数据通信。 有大神做过这方面的应用嘛?求一份最好是VHDL的例程 ......
张子铭 FPGA/CPLD
U盘进水了应该怎么处理,为什么?
那天听说@okhxyyo 的U盘进水了很着急,看到大家给出的主意就想搞清为什么要这样做,这样做的原理是什么,这不,在网上找到了这个: U盘自身不带电,掉进水里也不会发生短路,如能正确脱水,一 ......
eric_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 786  2485  937  2920  1857  1  22  3  6  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved