电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EP2S30F484C5

产品描述IC FPGA 342 I/O 484FBGA
产品类别可编程逻辑器件    可编程逻辑   
文件大小2MB,共182页
制造商Intel(英特尔)
官网地址http://www.intel.com/
下载文档 详细参数 全文预览

EP2S30F484C5在线购买

供应商 器件名称 价格 最低购买 库存  
EP2S30F484C5 - - 点击查看 点击购买

EP2S30F484C5概述

IC FPGA 342 I/O 484FBGA

EP2S30F484C5规格参数

参数名称属性值
是否Rohs认证不符合
包装说明BGA, BGA484,22X22,40
Reach Compliance Codenot_compliant
ECCN代码3A991
最大时钟频率640 MHz
CLB-Max的组合延迟5.962 ns
JESD-30 代码S-PBGA-B484
JESD-609代码e0
长度23 mm
湿度敏感等级3
可配置逻辑块数量13552
输入次数342
逻辑单元数量33880
输出次数334
端子数量484
最高工作温度85 °C
最低工作温度
组织13552 CLBS
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA484,22X22,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)220
电源1.2,1.5/3.3,3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度3.5 mm
最大供电电压1.25 V
最小供电电压1.15 V
标称供电电压1.2 V
表面贴装YES
技术CMOS
温度等级OTHER
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度23 mm
Base Number Matches1

文档预览

下载PDF文档
Package Information Datasheet for
Mature Altera Devices
DS-PKG-16.8
This datasheet provides package and thermal resistance information for mature
Altera
®
devices. Package information includes the ordering code reference, package
acronym, leadframe material, lead finish (plating), JEDEC outline reference, lead
coplanarity, weight, moisture sensitivity level, and other special information. The
thermal resistance information includes device pin count, package name, and
resistance values.
This datasheet includes the following sections:
“Device and Package Cross Reference” on page 1
“Thermal Resistance” on page 23
“Package Outlines” on page 44
f
For more package and thermal resistance information about Altera devices that are
not listed in this datasheet, refer to the
Package and Thermal Resistance
page of the
Altera website.
For information about trays, tubes, and dry packs, refer to
AN 71: Guidelines for
Handling J-Lead, QFP, and BGA Devices.
RoHS-compliant devices are compatible with leaded-reflow temperatures. For more
information, refer to
Altera’s RoHS-Compliant Devices
literature page.
f
f
Device and Package Cross Reference
Table 2
through
Table 22
lists the device, package type, and number of pins for each
Altera device listed in this datasheet. Altera devices listed in this datasheet are
available in the following packages:
Ball-Grid Array (BGA)
Ceramic Pin-Grid Array (PGA)
FineLine BGA (FBGA)
Hybrid FineLine BGA (HBGA)
Plastic Dual In-Line Package (PDIP)
Plastic Enhanced Quad Flat Pack (EQFP)
Plastic J-Lead Chip Carrier (PLCC)
Plastic Quad Flat Pack (PQFP)
Power Quad Flat Pack (RQFP)
Thin Quad Flat Pack (TQFP)
Ultra FineLine BGA (UBGA)
© December 2011
Altera Corporation
Package Information Datasheet for Mature Altera Devices
谁有<C语言嵌入式系统开发Michael J.Pont 著>的光盘原代码啊,跪求,yingjun329@126.com
谁有<C语言嵌入式系统开发Michael J.Pont 著>的光盘原代码啊,跪求,yingjun329@126.com...
wangshenglin 编程基础
大米和杂交稻到底有没有营养差别呀?
大米和杂交稻到底有没有营养差别呀? 今天弄点大米(还写着香稻米)煮饭,到底是比杂交稻好吃多了,好久没怎么吃大米了。唉,杂交稻做的饭,连钓鱼都不好钓,不好穿钩,太硬太脆,不像大米做 ......
wangfuchong 聊聊、笑笑、闹闹
关于CCS7.3的配置问题
今天用CCS7.3运行例程,有个这个报错,不知道怎么修改? ...
会飞的石头人 DSP 与 ARM 处理器
大二小学渣求助,在线等回复
各位大神,本人大二小学渣妹纸一枚,现有比赛,时间紧迫,求解单片机知识 我想用一个单片机控制三个LED灯泡,LED灯泡应该接在单片机的哪个IO口上,还需要加三极管之类的东西么? 求助求 ......
奋进的小学渣 51单片机
keil c51中文教程
本帖最后由 paulhyde 于 2014-9-15 09:20 编辑 keil c51中文教程 21927 ...
dabenlu803 电子竞赛
EEWORLD大学堂----Linear and LDO regulators and Switch Mode Power Supply Tutorial
Linear and LDO regulators and Switch Mode Power Supply Tutorial:https://training.eeworld.com.cn/course/4388Just how different are linear, LDO and switching buck voltage regulators ......
老白菜 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1671  1227  1561  1269  165  11  49  16  19  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved