电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AJ000333DGR

产品描述VCXO; DIFF/SE; DUAL FREQ; 10-141
产品类别无源元件   
文件大小477KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552AJ000333DGR在线购买

供应商 器件名称 价格 最低购买 库存  
552AJ000333DGR - - 点击查看 点击购买

552AJ000333DGR概述

VCXO; DIFF/SE; DUAL FREQ; 10-141

552AJ000333DGR规格参数

参数名称属性值
类型VCXO
频率 - 输出 1622.08MHz
频率 - 输出 2666.51429MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
REQUENCY
V
OLTAGE
- C
ON TROLLED
C
R Y S TA L
O
SCILLATOR
(VCXO) 10 MH
Z TO
1 . 4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Ordering Information:
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 10.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si552
MSP430+DS1302,在1602上显示
小弟最近刚学430不久,在弄一个把1302的时间显示到1602上的程序时,出了点问题。。。想了很久,试了几个方法,也没成功,求高手指导,谢谢~ 主要存在的问题是秒不能1秒1秒的走,要2秒跳一次。 ......
wfarlen 微控制器 MCU
集成直流稳压电源
集成直流稳压电源...
wavebo 电源技术
DEYISUPPORT:【全新FAQ来袭】今夏且听风吟,你不能错过的精华!提问截图赢好礼
TI CapTIvate 触控微控制器在线研讨会、TI C2000 在实时控制系统中的新特性在线研讨会已经完美落幕,你是否还有相关问题没有解决?来这里不仅有TI工程师为你答疑,还能再次温习错过的精彩内容。 ......
EEWORLD社区 TI技术论坛
《嵌入式Linux应用程序开发标准教程》(第2版)
好不容易找全了。foxit打开~...
ericyue Linux开发
dp83640 实现时钟同步如何进行相位校准
通过两片dp83640实现了时钟的同步,基于同步以太网模式。但是,两个PPS秒脉冲,总是相差一个固定的值(4ns),我想通过相位校准来解决这个问题。但是执行单步调整时,小于8ns的调整,不起作用。 ......
kdp 模拟与混合信号
DM9000A网卡驱动代码的疑惑!各位高手大侠请指点一下!
正在看DM9000A网卡芯片的驱动。 看的过程中有一些疑问如下: 在netif.c中。 // 写入8bit数据 void dm_outb(unsigned char out_addr, unsigned char out_data) { unsigned s ......
南方老色狼 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2872  2887  2506  2193  2702  36  16  41  26  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved