电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571FDB001902DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571FDB001902DG在线购买

供应商 器件名称 价格 最低购买 库存  
571FDB001902DG - - 点击查看 点击购买

571FDB001902DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571FDB001902DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVDS

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
教你玩转ST MEMS开发板
...
littleshrimp MEMS传感器
【连载】【ALIENTEK MiniSTM32 开发板】STM32不完全手册-IWDG实验(实验五)
52299 52300 52301 52302 52303 52304 52305 ALIENTEK开发板购买地址:http://shop62103354.taobao.com/ 本帖最后由 正点原子 于 2010-8-30 09:36 编辑 ]...
正点原子 stm32/stm8
IIR滤波器有以下几个特点:
IIR滤波器有以下几个特点: 1.IIR数字滤波器的系统函数可以写成封闭函数的形式。 2.IIR数字滤波器采用递归型结构,即结构上带有反馈环路。IIR滤波器运算结构通常由延时、乘以系数和相加等基本 ......
安_然 模拟电子
RL78/G14开发板芯片介绍
好久没更新RL78/G14的帖子了 接上一篇帖子 RL78/G14-Demo使用,好玩 - 【瑞萨电子MCU】 - 电子工程世界-论坛 https://bbs.eeworld.com.cn/thread-506875-1-1.html 包装内容如下 https:/ ......
suoma 瑞萨MCU/MPU
FPGA控制DM9000A芯片收发数据
正在做这个东西,开始很头疼,后来在网上找到了些资料,和大家分享一下,感谢原作者! 本帖最后由 SUNAIYAN 于 2009-6-23 16:08 编辑 ]...
SUNAIYAN FPGA/CPLD
FAQ_BlueNRG-12中如何实现ADC12之间的切换
本文作者:ST工程师Weisheng CHEN 点击下载pdf文档查看:442325 关键词:BlueNRG-1/2, ADC1, ADC2, CHSEL 问题 客户在使用BlueNRG-1/2 ADC模块时有需要使用到2路ADC通道,进而通常 ......
nmg 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 380  303  1370  2793  2575  8  7  28  57  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved