电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571ECB000383DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571ECB000383DG在线购买

供应商 器件名称 价格 最低购买 库存  
571ECB000383DG - - 点击查看 点击购买

571ECB000383DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571ECB000383DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
Is SamacsysN
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源2.5 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压2.5 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
难得来一次,发一些资料(模拟电路设计)
很久没来,看到EEWORLD发展的这么好,激动啊,呵呵 发一些资料,求一些芯币来搞资料,呵呵。 SOSO,我现在在搞电源芯片的设计。 66294 66295 66296 ...
icfb 模拟电子
multisim仿真,电气规则错误
file:///C:\Documents and Settings\Administrator\Application Data\Tencent\Users\121789050\QQ\WinTemp\RichOle\Z_8YUWC8WQH$RN%YH@X{EJF.jpgMultisim - 2014-04-16 14:27:59 ERC ......
silent天狼 模拟电子
丁丁串口更新啦,再也不会掉线软件死掉了
一直用丁丁,觉得很好用就是串口掉了,软件会死机,今天发现有更新,挺好到了。 还多了一些功能,搞了个波形显示,stm32 下载,还有尾校验 263496263497263499263498 ...
weizhongc 单片机
Saelae16 逻辑分析仪终于山寨出来了,最高100M采样率,共16CH
由于Saleae8被轻易山寨出来,Saleae公司在设计Saleae Logic16的时候,加强了加密工作。从去年11月份开始着手,从Saleae官方花了299美元买了一个原装的产品,破解分析这个Saleae16,期间断断续续 ......
cedaisong1 DIY/开源硬件专区
TCPMP播放视频 很卡
移植了一个tcpmp程序到wince中,可是播放视频很卡,我把片源的清晰度转换到 320*240 就不卡了 ,请问是什么原因,有没有什么方法可以解决此问题,(不能通过转换),谢谢...
jjphero 嵌入式系统
将软件项目从 StellarisWare®迁移到 TivaWare™ 上
将软件项目从 StellarisWare®迁移到 TivaWare™ 上...
蓝雨夜 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1233  576  610  1808  1766  24  7  33  46  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved