电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V24S20PFI

产品描述IC SRAM 64K PARALLEL 100TQFP
产品类别存储   
文件大小222KB,共25页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V24S20PFI概述

IC SRAM 64K PARALLEL 100TQFP

70V24S20PFI规格参数

参数名称属性值
存储器类型易失
存储器格式SRAM
技术SRAM - 双端口,异步
存储容量64Kb (4K x 16)
写周期时间 - 字,页20ns
访问时间20ns
存储器接口并联
电压 - 电源3 V ~ 3.6 V
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳100-LQFP
供应商器件封装100-TQFP(14x14)

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8/4K x 18 DUAL-PORT
8/4K x 16 DUAL-PORT
STATIC RAM
Features
IDT70V35/34S/L
IDT70V25/24S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
IDT70V35
– Commercial: 15/20/25ns (max.)
– Industrial: 20ns
IDT70V34
– Commercial: 15/20/25ns (max.)
IDT70V25
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25ns
IDT70V24
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 15/20ns
Low-power operation
– IDT70V35/34S
– IDT70V35/34L
Active: 430mW (typ.)
Active: 415mW (typ.)
Standby: 3.3mW (typ.)
Standby: 660
µ
W (typ.)
– IDT70V25/24S
– IDT70V25/24L
Active: 400mW (typ.)
Active: 380mW (typ.)
Standby: 3.3mW (typ.)
Standby: 660
µ
W (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70V35/34 (IDT70V25/24) easily expands data bus width
to 36 bits (32 bits) or more using the Master/Slave select
when cascading more than one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
BUSY
and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (±0.3V) power supply
Available in a 100-pin TQFP (IDT70V35/34) & (IDT70V25/24),
and 84-pin PLCC (IDT70V25/24)
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
,
I/O
9L
-I/O
17L
(5)
I/O
Control
I/O
0L
-I/O
8L
(4)
BUSY
L
(2,3)
I/O
9R
-I/O
17R
(5)
I/O
Control
I/O
0R
-I/O
8R
(4)
BUSY
R
(2,3)
A
12R
(1)
A
0R
A
12L
(1)
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
SEM
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(3)
5624 drw 01
NOTES:
INT
L
(3)
1. A
12
is a NC for IDT70V34 and for IDT70V24.
2. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
3.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
4. I/O
0
x - I/O
7
x for IDT70V25/24.
5. I/O
8
x - I/O
15
x for IDT70V25/24.
©2017 Integrated Device Technology, Inc.
M/S
NOVEMBER 2017
1
DSC-5624/9
pic32新手,遇到问题,望指教
1、我用的是微芯的WiFi Comm Demo Board,安上电池打开开关,Led0不闪,用ipod和笔记本都搜不到ad hoc网络信号,但烧入使Led0亮的程序还是能亮的,是操作有误还是板子坏了? 2、写了个uart通信 ......
古爪 Microchip MCU
顶层模块测试问题
fpga 顶层模块测试时 如何测试其调用模块的中间信号 写了一个顶层模块 调用了两个例化模块 如下 module top(flag_out,data,clk,reset); parameter width = 8; input data; inp ......
573481734 FPGA/CPLD
悲了个催的。板子盼到了,居然被快递搞坏了
板子终于到手了,兴冲冲的打开包装。三层包装,应该OK没有问题的。底板铜柱装好。准备插电。突然发现SD_BOOT引脚的跳线帽不对,原来针被快递弄弯掉了。OK扶正。但是紧接着C41的电容发现,它的引 ......
lxh2626 嵌入式系统
看一看这个程序中的按键为什么不起作用呀
///////////////////步进电机A,B正反转调试程序///////////// #include /*****P4.0=A ;P1.5=B ;P1.6=A' ; P1.7=B'****/ code unsigned char zrun={0x7f,0xbf,0xdf,0xef}; //四相四拍工 ......
15075018luerdu 单片机
ADS,出错bad symbol问题,小白求教高手
各位大侠好,请帮小弟解决下问题,memcfg.s中出现bad symbol错误是什么原因啊我在网上下载的一个完好的程序,在没有添加INC文件夹的时候可以编译通过(源程序在ADS中打开.mcp文件就没有显示INC ......
longbiao831 ARM技术
论文马上就要开题了,可是还没有一点方向,请大虾们指点一二?
月底就要开题了,可是还没有一点头绪,我想做嵌入式方面的,请各位能给予指点! 1)能够有一定的现实意义; 2)难度适度即可; 3)有些具体的文档介绍最佳; 可以把我所有的积分献给各位!...
zhuohuatree 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 767  1525  1770  1250  1007  16  31  36  26  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved