电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V24L35PFI8

产品描述IC SRAM 64K PARALLEL 100TQFP
产品类别存储   
文件大小222KB,共25页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V24L35PFI8概述

IC SRAM 64K PARALLEL 100TQFP

70V24L35PFI8规格参数

参数名称属性值
存储器类型易失
存储器格式SRAM
技术SRAM - 双端口,异步
存储容量64Kb (4K x 16)
写周期时间 - 字,页35ns
访问时间35ns
存储器接口并联
电压 - 电源3 V ~ 3.6 V
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装
封装/外壳100-LQFP
供应商器件封装100-TQFP(14x14)

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8/4K x 18 DUAL-PORT
8/4K x 16 DUAL-PORT
STATIC RAM
Features
IDT70V35/34S/L
IDT70V25/24S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
IDT70V35
– Commercial: 15/20/25ns (max.)
– Industrial: 20ns
IDT70V34
– Commercial: 15/20/25ns (max.)
IDT70V25
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25ns
IDT70V24
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 15/20ns
Low-power operation
– IDT70V35/34S
– IDT70V35/34L
Active: 430mW (typ.)
Active: 415mW (typ.)
Standby: 3.3mW (typ.)
Standby: 660
µ
W (typ.)
– IDT70V25/24S
– IDT70V25/24L
Active: 400mW (typ.)
Active: 380mW (typ.)
Standby: 3.3mW (typ.)
Standby: 660
µ
W (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70V35/34 (IDT70V25/24) easily expands data bus width
to 36 bits (32 bits) or more using the Master/Slave select
when cascading more than one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
BUSY
and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (±0.3V) power supply
Available in a 100-pin TQFP (IDT70V35/34) & (IDT70V25/24),
and 84-pin PLCC (IDT70V25/24)
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
,
I/O
9L
-I/O
17L
(5)
I/O
Control
I/O
0L
-I/O
8L
(4)
BUSY
L
(2,3)
I/O
9R
-I/O
17R
(5)
I/O
Control
I/O
0R
-I/O
8R
(4)
BUSY
R
(2,3)
A
12R
(1)
A
0R
A
12L
(1)
A
0L
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
CE
L
OE
L
R/W
L
SEM
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(3)
5624 drw 01
NOTES:
INT
L
(3)
1. A
12
is a NC for IDT70V34 and for IDT70V24.
2. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
3.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
4. I/O
0
x - I/O
7
x for IDT70V25/24.
5. I/O
8
x - I/O
15
x for IDT70V25/24.
©2017 Integrated Device Technology, Inc.
M/S
NOVEMBER 2017
1
DSC-5624/9
DXP 集成库问题
Class Document Source Message Time Date No. haihua.SchLib Compiler RS422_PAD5_1: Could not find port '5' on model '五芯焊盘RS422' for pin '5' 15:07:07 2009-7-20 1 我在原理图库 ......
wangyihong 嵌入式系统
基于MPC850的四路MPEG-4视频监控系统的设计
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 摘要:本文介绍了基于PowerPC内核的嵌入式通信控制器芯片MPC850和MPEG-4数字视频压缩芯片IME6400,并利用这些芯片设计并实现了一种新型的M ......
fighting 消费电子
MSP430F5438+DTH11示例代码
1 unsigned char dth_read(unsigned char array)//默认16Mhz主频,获取成功返回1,失败返回0, 2 /*array为5字节数组,带回数据格式为: 一字节湿度(整数),一字节湿度(小数,此芯片无效,但 ......
火辣西米秀 微控制器 MCU
十万火急,无法正常进入到烧写内核界面,求救啊?
新装的2440内核的板子,烧写了bootloader和umon后,出现如下提示: Boot ERROR:0x00000008 Boot ERROR:0x00000008...
fangfang 嵌入式系统
xc800
41619...
wjl689 嵌入式系统
【工程源码】Altera Altium格式器件库和封装含Cyclone V
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 附件为Altium 公司官方为Altera制作的器件库,包括原理图库和封装库。论坛附 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 235  741  257  251  687  5  15  6  14  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved