电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536FC159M375DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

536FC159M375DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536FC159M375DGR - - 点击查看 点击购买

536FC159M375DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

536FC159M375DGR规格参数

参数名称属性值
类型XO(标准)
频率159.375MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
LCD图形显示_菜单管理_PCF8583_TWI_SPI所有C代码公开
现将2006在一家公司做的一个产品的仿真部分所有源码资料公布,供大家学习和参考!包括参菜单管理算法。菜单翻页可像手机菜单一下,可滚动翻页,并有进度条指示。另还有TWI读写PCF8563的程序。不 ......
bigcat1980 单片机
散分!终于明白AHDL和VHDL的语法了!!
散分!终于明白AHDL和VHDL的语法了!! AHDL和VHDL是一种接口描述语言。不是计算语言。也不是逻辑设计语言。 至于可以用软件生成芯片逻辑。那要看软件功能了。硬件的逻辑结构是你的设计是你个 ......
ten231147 嵌入式系统
CPU设计小组加盟帖
  关于组织设计一款CPU的群。   群号码:4751106....
sdsongge 嵌入式系统
TI MSP-EXP430FR5739购买
:hug: :Sweat: :titter:...
pengzhibang11 微控制器 MCU
大家有没有用过profilestart和profilestop?
我想测试一个程序的效率, 我有通过pb平台测试这个效率(如果没有嵌入到这个平台中,它不会显示这个程序的名字,取代的是unknown),但就是要在pb中output输出结果(定制平台时加入了我的程序). 1. ......
冰山一角 嵌入式系统
【SensorTag】环境搭建
下载:swrc258d.zip参考文件:http://processors.wiki.ti.com/index.php/BLE_Device_Monitor_User_Guide141076 前面的两个红字很个性; 安装:141077 完成后的桌面:141078 使用步骤: ...
wuyanyanke 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 892  1453  2787  341  1012  6  33  44  20  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved