电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536BC312M500DGR

产品描述LVDS Output Clock Oscillator, 312.5MHz Nom,
产品类别无源元件    振荡器   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

536BC312M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536BC312M500DGR - - 点击查看 点击购买

536BC312M500DGR概述

LVDS Output Clock Oscillator, 312.5MHz Nom,

536BC312M500DGR规格参数

参数名称属性值
是否Rohs认证符合
Objectid1322283576
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT; TR
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率312.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
输出负载100 OHM
物理尺寸7.0mm x 5.0mm x 1.8mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
想找一款能升成负高压的芯片大概在-70V左右都行
之前用TPS61040升高压 效果良好 现在给APD加偏置需要负高压 所以求推荐芯片 ...
魔双月壁 TI技术论坛
建议开一个上位机开发相关的版块
昨天tiankai001建议我们坛子里可以开一个上位机开发相关的版块,你们可以考虑一下:)...
fengzhang2002 为我们提建议&公告
今年冬天来得有些早呀
刚穿上外套,就该换羽绒服了{:1_98:},树叶还没怎么落,就已经下过雪了。...
mmmllb 聊聊、笑笑、闹闹
北京故宫馆藏钟表赏析
故宫博物院是全世界收藏18至19世纪机械钟表最丰富的博物馆,现存一千余件钟表,以其独有的特色吸引著世界各地的观众。这些钟表包括中国钟表和欧洲钟表。中国钟表有当时清宫做钟处以及广 ......
bkkman 聊聊、笑笑、闹闹
晒货(4) - Atmel开发板
ATMEL的开发板都很不错,设计精致,功能全面,做工精良,非常值得收藏。 XMEGA系列的xmega-B1 xplained 443153 ATmega168 xplained和SAMD10 xplained 443154 ......
dcexpert 测评中心专版
本周精彩博文分享
信号开关产品常见问题解答 268830 我们经常会被问到与TI信号开关产品有关的问题,而这些问题都有一定的相似性。由于在我们收到的问题中,具有相同答案的问题越来越多,以下的问题列 ......
橙色凯 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 839  1997  2637  1178  2773  21  57  3  55  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved