电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535BC000305DGR

产品描述LVDS Output Clock Oscillator, 156.2578MHz Nom,
产品类别无源元件    振荡器   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

535BC000305DGR在线购买

供应商 器件名称 价格 最低购买 库存  
535BC000305DGR - - 点击查看 点击购买

535BC000305DGR概述

LVDS Output Clock Oscillator, 156.2578MHz Nom,

535BC000305DGR规格参数

参数名称属性值
是否Rohs认证符合
Objectid1329831879
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT; TR
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率156.2578 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
输出负载100 OHM
物理尺寸7.0mm x 5.0mm x 1.8mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
【设计工具】设计PCIe系统LogiCORE——赛灵思培训课程
在用FPGA开始一个PCIe系统设计,你需要了解PCIe规范、核心和链接,终端设备的设计考虑。 83312 83311...
GONGHCU FPGA/CPLD
由c:\\test.exe 得到 \\Device\\HarddiskVolume1\\test.exe ??
Ring3程序将路径字符串("c:\\test.exe" )发给驱动,在驱动中如何转换为"\\Device\\HarddiskVolume1\\test.exe "的形式呢?...
wwwapple 嵌入式系统
各位同行,有没用过比28更小的工频变压器
各位同行,有没用过比28更小的工频变压器,220V,50HZ,一路14V自感输出,一路12V互感输出。...
benraul 电源技术
请教一个flash编程的问题
手头有一块ARM7的开发板,cpu是Samsung S3C44B0X,ROM为AM29LV160,一块1M*16bit的Flash,挂接在BANK0并配置为16位模式。 我的问题是关于对Flash进行编程的。最简单的,比方说读Flash的Manuf ......
chinapres 嵌入式系统
整了几天,总算把WINCE50下的CAMERA驱动成功地移植到了WINCE60下,可是看图象只能看到半屏,SFR配置了老半天,还是老样子,不知道如何修改
整了几天,总算把WINCE50下的CAMERA驱动成功地移植到了WINCE60下,可是看图象只能看到半屏,SFR配置了老半天,还是老样子,不知道如何修改 我的视频输入是通过TW9910A芯片,他的信号输出也 ......
tfgzs 嵌入式系统
请各位高手帮忙开发一套单片机程序
要求如下 1、 温度和时间均为两个数码管显示。温度20-80度,时间1-60分钟。 2、 6个按钮,1个电源开关,2个设定温度,当按一下这两个键之一,对设置的温度进行相应的加一或减一。当长按时,进 ......
dflower 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2658  717  2196  290  2428  54  43  28  37  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved