电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535BB155M520DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

535BB155M520DGR在线购买

供应商 器件名称 价格 最低购买 库存  
535BB155M520DGR - - 点击查看 点击购买

535BB155M520DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

535BB155M520DGR规格参数

参数名称属性值
类型XO(标准)
频率155.52MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
求资料
helper2416的资料哪里能下载啊。跪求:congratulate::congratulate::congratulate::congratulate::congratulate::congratulate::congratulate::congratulate::congratulate::congratulate::congr ......
tutu-123456 嵌入式系统
【设计工具】白皮书WP408 – 利用现有线缆基础架构实现下一代宽带网络
本地有线电视头端设备通常由计算机系统和提供通信服务的数据库组成,目前,多系统运营商面临提供交互性能和丰富业务数据流方面的压力,此白皮书介绍了新兴的广播工业标准,以及 FPGA 将如何为设 ......
GONGHCU FPGA/CPLD
USB转RS232设备的工作原理是什么?
RS232串口的支持芯片是8250,如果用USB转串口的设备后,原来对应的8250支持的寄存器是不是还是可用的?他们转换的原理是什么呢?...
111def 嵌入式系统
【快速入门攻略】TI LaunchPad及触摸子板!EE坛友诸多使用经验集锦!
专题链接:https://bbs.eeworld.com.cn/TI/TI_study20111008/index.html本专题汇集了LaunchPad及其触摸子板丰富的教程、指南文档、例程、网友作品集及实用问答,是入门LaunchPad之必备利器。学 ......
EEWORLD社区 微控制器 MCU
LPC1343 DAC
小弟最近要要用LPC1343做一个简单的系统控制 需要用到ADC 和 DAC,可是LPC1343没有DAC。精度要求又比较高 我想请教解决的方法,如果PWM能不能达到高精度,并且控制比较稳定 或者有没有其 ......
Radiance0 NXP MCU
求助,FPGA边缘检测
我已经实现了实时的视频采集边缘检测,但是我想再实现一些简单的功能,比如测距啊啥的,大家有什么思路啊,求指点,谢各位了...
HAORUIMIN FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1337  380  215  1496  1223  50  39  44  38  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved