电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

514JCA001205BAGR

产品描述ANY FREQUENCY I2C PROGRAMMABLE X
产品类别无源元件   
文件大小746KB,共38页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

514JCA001205BAGR在线购买

供应商 器件名称 价格 最低购买 库存  
514JCA001205BAGR - - 点击查看 点击购买

514JCA001205BAGR概述

ANY FREQUENCY I2C PROGRAMMABLE X

514JCA001205BAGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源1.71 V ~ 1.89 V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)

文档预览

下载PDF文档
Si514
A
N Y
-F
REQUENCY
I
2
C P
R OG R A MM A B L E
X O ( 1 0 0 k H
Z
Features
TO
250 MH
Z
)
Programmable to any frequency
from 100 kHz to 250 MHz
0.026 ppb frequency tuning
resolution
Glitch suppression on OE, power
on and frequency transitions
Low jitter operation
2- to 4-week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO for power supply
noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Industry standard 5x7, 3.2x5, and
2.5x3.2 mm packages
–40 to 85
o
C operation
Si5602
5x7mm, 3.2x5mm
2.5x3.2mm
Ordering Information:
See page 28.
Applications
All-digital PLLs
DAC+ VCXO replacement
SONET/SDH/OTN
3G-SDI/HD-SDI/SDI
Pin Assignments:
See page 27.
Datacom
Industrial automation
FPGA/ASIC clock generation
FPGA synchronization
SDA
SCL
GND
1
2
3
6
5
4
V
DD
Description
The Si514 user-programmable I
2
C XO utilizes Silicon Laboratories' advanced PLL
technology to provide any frequency from 100 kHz to 250 MHz with programming
resolution of 0.026 parts per billion. The Si514 uses a single integrated crystal and
Silicon Labs’ proprietary DSPLL synthesizer to generate any frequency across this
range using simple I
2
C commands. Ultra-fine tuning resolution replaces DACs and
VCXOs with an all-digital PLL solution that improves performance where
synchronization is necessary or in free-running reference clock applications. This
solution provides superior supply noise rejection, simplifying low jitter clock
generation in noisy environments. Crystal ESR and DLD are individually
production-tested to guarantee performance and enhance reliability.
The Si514 is factory-configurable for a wide variety of user specifications, including
startup frequency, I
2
C address, supply voltage, output format, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long lead
times and non-recurring engineering charges associated with custom frequency
oscillators.
CLK–
CLK+
Functional Block Diagram
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si514
RichEdit line insertion error
C:\Documents and Settings\Administrator\My Documents\My Pictures 各位兄弟姐妹们,小弟今天在调试USB键盘的程序(程序是完全正确的),我把程序烧写进开发板后,打开串口调试助手就出现了 ......
cfzhang 嵌入式系统
点阵LCD驱动显控原理
看到一个关于LCD的资料,很好的资料: 【TFT液晶彩图显示法(特别适合初学者,详细……)】,详见: https://bbs.eeworld.com.cn/thread-91795-1-1.html 这份资料的开头有这样一句话: “ ......
xiaoxif 嵌入式系统
【NXP Rapid IoT评测】 NO6. 如何修改rapid lot 图标颜色等模块
本帖最后由 传媒学子 于 2019-1-13 22:34 编辑 NO6. 如何修改rapid lot 图标颜色等模块 上一个帖子介绍了天气工作站例程的搭建过程,这一贴子介绍一下如何修改套件中的图标显示等。 1. ......
传媒学子 无线连接
数据采集领域的前十大供应商,大家看看还是这样吗?
34455 最近看到这个消息,排名应该没什么变化吧,虽然是07年的 “全球关于外部机架/模块和插入式模拟I/O平台的市场总量在2007年达到了8.8亿美元,并预期在2012年将达到11亿美元。   比较 ......
liumnqti 测试/测量
关于Quartusii编译综合后调用Medlsim仿真出错的解决方案
仿真后有关.sdo文件出错的解决方法。。。...
阿飞 FPGA/CPLD
S3C2440是否支持连接Mobile SDRAM
我们在用的S3C2440处理器上想用mobile sdram,他本是支持sdram,请教一下,是否支持mobile sdram,如果不支持,能有啥间接的方法改用mobile sdram,因为芯片资料上只提到了支持sdram。 谢谢赐教 ......
spring_hsq 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1902  2259  1579  476  2592  43  36  33  2  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved