电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590UA-ADG

产品描述OSC PROG CML 2.5V 50PPM EN/DS
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

590UA-ADG概述

OSC PROG CML 2.5V 50PPM EN/DS

590UA-ADG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围10MHz ~ 124.999MHz
功能启用/禁用
输出CML
电压 - 电源2.5V
频率稳定度±50ppm
频率稳定性(总体)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
从GPS接收机灵敏度出发
对射频工程师来说,自己设计的接收机灵敏度(Receiver Sensitivity)是最关注也是最重要的参数之一。所以我们首先来看看接收机灵敏度的定义: 在满足一定误码率的条件下,接收机能容许接 ......
btty038 无线连接
为什么我每次创建菜单后都出现fatal error RC1015: cannot open include file 'afxres.h'.。。
为什么我每次创建菜单后都出现fatal error RC1015: cannot open include file 'afxres.h'.。。 我创建菜单后,就inclue "resource.h" 然后编译 每次都是这个错误 为此 我实验过 重装evc \sdk\ ......
ocean1920 嵌入式系统
全国图像图形技术应用大会开始报名
全国图像图形技术应用大会开始报名   图形图像处理软件 计算机图形图像处理 图像处理技术手册 数字图像处理技术   图像是人类获取和交换信息的主要来源。图像图形处理技术在航天和航空、 ......
中国电子学会 机器人开发
新手入门——无线词语解释通俗版
香农定理类比:城市道路上的汽车的车速和什么有关系?和道路的宽度有关系,和自己车的动力有关系,也其他干扰因素有关系(如:车量的多少和红灯的数量)。 香农定理是所有通信制式最基本的原理 ......
gina 无线连接
菜鸟求助,51的ADC单端输入怎么实现交流采样?
51的ADC单端输入怎么实现交流采样?...
tianyu8610 51单片机
zigbee学习笔记1(zstack下串口通信)
大家好,纠结了很多次,终于想记录下自己最近的zigbee学习过程,由于第一次发帖,经验不足,语言能力不足,敬请谅解。希望对新手有帮助。最近由于需要开发无线传感器网络烟雾探测项目,无线传感 ......
电子疯狂工程师 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2086  2794  660  1886  516  29  11  19  10  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved