电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FBB000353DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570FBB000353DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FBB000353DG - - 点击查看 点击购买

570FBB000353DG概述

ANY, I2C PROGRAMMABLE XO

570FBB000353DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明LCC8,.2X.28,100
Reach Compliance Codecompliant
其他特性ENABLE/DISABLE FUNCTION; TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性100%
制造商序列号SI570
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率108 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
FPGA竞争冒险详解.pdf
FPGA竞争冒险详解.pdf ...
zxopenljx FPGA/CPLD
最全的电子书下载网站(kindle、iphone适用)值得收藏!
【友情提示】 电子书资源网站无穷无尽,每年都有一些消失的网站,然后下一年就有一些新的网站出现,这里提供的资源足够了你找到想看的书了。但最主要是要掌握方法,快速找到自己需要的资料。 ......
sinceyoulove 下载中心专版
基于DS18B20的多点测温系统
要求该系统中有RS232、IIC、SPI、单总线协议的芯片,实现多点测温。要求系统有时钟芯片,存储芯片(固定间隔时间内采集的温度值),温度传感器、串口、液晶,声光报警。液晶显示内容包括各点 ......
zhaoohuu 单片机
jtag可以识别到pxa270,但axd不能,求助
主芯片:pxa270 刚焊好的板子,使用jtag可以正常的识别到,但是用axd下载eboot.nb0时,出现错误dRDI Servere Error 00602:Can't hlat target and make ir enter DEBUG state. 请问这是什么 ......
忧乐游子 嵌入式系统
光敏电阻玩不好
我遇到了难题,需要各位高手的帮助,一个产品上用两个光敏电阻,而这二者的参数很难达到一致,同样型号的都不行,导致两光敏电阻起控不一致,咋办呢?...
无所谓 综合技术交流
中国分析仪器企业与狼共舞寻出路
随着全球经济的快速增长,特别是中国加入国际贸易组织后,中国分析仪器企业面临的竞争日益残酷。要在与狼共舞的竞争中,求生存,谋发展,中国企业必须冷静看待我们自己存在的问题,领略国外和国 ......
咖啡不加糖 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 471  2406  2446  1989  192  45  14  28  9  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved