电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AB000124DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534AB000124DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534AB000124DGR - - 点击查看 点击购买

534AB000124DGR概述

QUAD FREQUENCY XO, OE PIN 2

534AB000124DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1622.08MHz
频率 - 输出 2644.531MHz
频率 - 输出 3657.42188MHz
频率 - 输出 4669.32658MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
若有兴趣就看看呗!
若有兴趣就看看呗。——降压大功率LED驱动电路 本帖最后由 雪山飞狐 于 2010-5-20 18:05 编辑 ]...
雪山飞狐 电源技术
求基于AVR单片机的汽车空调控制系统的论文
求基于AVR单片机的汽车空调控制系统的论文 基于AVR单片机的汽车空调控制系统 要有论文+仿真 一口价:400元 有意者联系: qq:756805375 邮箱:ydc888888@163.com 手机:15852492541...
yandechun 汽车电子
【视频】教你如何使用Processor Expert工具(二)
视频主要讲解了如何加载PE的模板和如何将PE的模板导出。学会了这个操作,我们就可以比较轻松的使用别人比较好的,同时也可以将自己的模板导出,给后面的工程开发提供帮组。 http://player.yo ......
qinkaiabc NXP MCU
STM32SPI1通讯
下载 (9.61 KB) 2009-12-4 16:42 下载 (17.98 KB) 2009-12-4 16:42 SPI1驱动如下: void SPI_LIS33_Init(void) { GPIO_InitTypeDef GPIO_I ......
xsmao520 stm32/stm8
将一个汇编文件 分成 几个汇编文件 编译提示变量没定义
用的是PIC16F684,因为之前用C,发现FLASH太小,2K的容量,C语言折腾不起,改用汇编语言,之前全部代码写在一个文件里面,编译通过,测试功能正常。为了管理方便,就把里面的中断部分的代码单独 ......
LB2019 Microchip MCU
基于EE_FPGA的DIY项目征集
大家有什么好的想法啊,可以一起讨论讨论呗 一起学习,共同进步!...
chenzhufly FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 608  2895  6  1883  582  25  3  10  19  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved