电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AB491M520DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AB491M520DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AB491M520DG - - 点击查看 点击购买

550AB491M520DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AB491M520DG规格参数

参数名称属性值
类型VCXO
频率491.52MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±100ppm
绝对牵引范围(APR)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
三相不对称电源采样????
RT,在三相三线时,电源不对称,怎么得到真实的相电压呢?...
fancer1990 测试/测量
本周精彩博文分享
本帖最后由 橙色凯 于 2016-4-1 11:13 编辑 创客们的可穿戴设计照顾年长者的生活,并使他们生活能够自理 235564 当你想到可穿戴产品时,浮现在你脑海中的是 ......
橙色凯 TI技术论坛
请教使用wdk编译MiniFilter驱动中通信用的客户端代码出错问题
程序编译成动态链接库,编译出错,说是FilterSendMessage and FilterConnectCommunic找不到,可我已经包含了头文件FltUser.h,郁闷,请高手指点一下,代码如下: CommClient.cpp /********** ......
后学 嵌入式系统
BlueNRG-1&2开发环境的搭建(一) 概述【ST工程师文章】
进行BlueNRG-1&2开发之前需要搭建开发环境,那我们需要准备哪些相关的工具呢?它们又包含哪些内容?本文会先对开发环境所需要的工具进行简单的整体介绍,并且会在文中介绍哪里可以获得部分相应 ......
nmg 意法半导体-低功耗射频
没事瞎折腾—画板AT91SAM9260的板子
本帖最后由 908508455a 于 2017-8-5 14:21 编辑 前几天偶尔发现之前同事留下的两片AT91SAM9260,想着之前总是想系统的学习一下LINUX,总是没事动力,刚好最近工作还算不太忙,就画了 ......
908508455a 嵌入式系统
PADS出现的奇怪现象
最近安装了一个PADS2007 ,用的时候发现很不稳定。并且在画原理图时无法做多part器件的封装(比如一个运放有多个单元,一但定义一个单元后无法跳加到back to parts edit),这种情况是不是没有破 ......
安_然 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2155  7  427  1556  2522  48  32  17  8  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved