电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570PCC000732DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570PCC000732DG在线购买

供应商 器件名称 价格 最低购买 库存  
570PCC000732DG - - 点击查看 点击购买

570PCC000732DG概述

ANY, I2C PROGRAMMABLE XO

570PCC000732DG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
MSP430FR6972 开发板 用哪款合时?
新手, 请教 :MSP430FR6972 开发板哪个型号合适? 此内容由EEWORLD论坛网友北方一郎原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
北方一郎 微控制器 MCU
视频演示:改编德州仪器eZ430-Chronos无线运动手表为具钓鱼辅助功能
这两天发现6月份月度奖里有我,主要是因为这个帖子:我改的EZ430-Chronos无线钓鱼运动手表初步功能算是按计划都实现了因为当时只是上了张图片,写的也简单,所以现在拍了个视频,还是有点啰嗦, ......
wangfuchong 微控制器 MCU
给一个人闹的闹钟
我跟老婆睡在同的房间....(好像是废话.... ) 但是想起床的时间是不同的 我想 8:30 起床 但是老婆想睡到饱才起床 所以每当 8:30的闹钟响起 我就会被骂了 ,我苦她也苦啊。。。。。。。。 ......
xyh_521 创意市集
RF低噪音放大器的仿真设计方法
探讨了使用惠普公司的微波电路仿真软件EESOF/Libra设计射频集成电路(RFIC)接收端的低噪音放大器(LNA)的方法.设计采用惠普砷化稼场效应管(HPATF221186).由于ATF221186的稳定性欠佳,且放大器的整 ......
JasonYoo 模拟电子
关于STM32F207内部3个ADC+DMA同时采集的问题
在使用STM32F207的ADC时,需要同时使用3个ADC独立进行采集,并且分别使用各自的DMA通道保存一段采集波形到各自的buffer中,遇到的现象是: 1)单独使用ADC1/2/3都可以完成采集过程,数据与输入 ......
秋枫一叶 stm32/stm8
LED恒压恒流求助
小弟最近在做LED,副边控制用的是BCD的ap4313,是一款恒压恒流芯片 恒压当然是通过Bandgap的分压,恒流当然是通过选择限流电阻,这些都不废话 我好奇的是:它个两个运放的输出是接一起的,应 ......
tonytong 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2899  2581  1790  1114  2821  33  8  55  7  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved