电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570JCC000144DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570JCC000144DG在线购买

供应商 器件名称 价格 最低购买 库存  
570JCC000144DG - - 点击查看 点击购买

570JCC000144DG概述

ANY, I2C PROGRAMMABLE XO

570JCC000144DG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源1.71 V ~ 1.89 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
参与有礼|欢迎来到泰克高速串行知识星球
【活动详情】欢迎来到泰克高速串行知识星球 下一代数字接口标准(串行、内存、显示等)会推动一致性和诊断工具的限制,产生高速 Tx 和 Rx 设计挑战,包括: • 因设备体积较小而造 ......
EEWORLD社区 测试/测量
【复旦微FM33LC046N】让人窒息的时钟
本帖最后由 常见泽1 于 2021-4-4 11:07 编辑 让人窒息的PLL时钟 我先看看时钟吧 531411 看起来是最大系统频率是64MHZ 一 配置系统频率先看看时钟树吧 ......
常见泽1 国产芯片交流
wince镜像定制好后在开发板上运行,输入regedit怎么打不开注册表!
wince 镜像定制好后,在开发板上运行,通过开始--运行里输入regedit怎么不能打开wince注册表,显示找不到“regedi“组件,请问那位高手知道是出了什么问题!...
zhaolequan 嵌入式系统
看。。。呢只逗比的熊~~~
首先多谢卡丁兄送的小黑熊~~~之前说拉出来溜溜。。手机挂了失约已久。。。今天偶然想起。。。惭愧中所以拉出来溜了~~~ 236857拥抱长空~~~236858然并卵。。。 236859起灰~~~~ 236860我不听 ......
dragongtr 聊聊、笑笑、闹闹
关于奇异的中断问题
请教各位高手: 我使用的单片机是STC89C54; 实现的功能是:单片机做为PC机应用程序和PCL6045B(注:(运动控制芯片)是一种通过总线接收CPU命令并产生脉冲来控制步进电机或脉冲驱动型伺服电机的CM ......
steve 嵌入式系统
花式玩转网络摄像头之TCP上位机软件实现
花式玩转网络摄像头之TCP上位机软件实现,高端大气上档次,速度2MB/S,华丽丽的界面效果 作者:eric2013 说明: 1、例子是两年前做的,一直没有顾上整理出来,今天特地整理出来,开源 ......
ohahaha 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2458  1377  1837  1549  1393  3  49  28  18  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved