电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACC001836DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ACC001836DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ACC001836DG - - 点击查看 点击购买

570ACC001836DG概述

ANY, I2C PROGRAMMABLE XO

570ACC001836DG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
EEWORLD论坛2013全国大学生电子设计竞赛QQ群
本帖最后由 paulhyde 于 2014-9-15 04:19 编辑 10829189群是全国大学生电子设计竞赛群,已经经历了5年,最近扩展为500人的群,现今保留有许多学哥学姐们,都已成为企业电子设计方面设计研发能 ......
xu__changhua 电子竞赛
wince 6不能得到NB0文件
生成了一个nk.bin 我想得到nb0文件 怎么办? wince 5可以生成这个文件的...
过云雨 嵌入式系统
做DSP最应该懂得57个问题
一.什么是DSP?(缺省) 二.DSP的C语言同主机C语言的主要区别? 1)DSP的C语言是标准的ANSI C,它不包括同外设联系的扩展部分,如屏幕绘图等。但在CCS中,为了方便调试,可以将数据通过prinf命令 ......
asppas DSP 与 ARM 处理器
麻烦大家推荐一个合适的DA转换芯片
要求: +12V供电;多路(至少两路);输出电压0-10V;串行...
zxinqiao 嵌入式系统
电容资料中的这个图谁来解读一下
本帖最后由 kal9623287 于 2022-6-14 10:41 编辑 选择电容时,找到电容的资料中的这个图,大概知道是有关电容ESR特性曲线吧,但看不懂,哪位老师谁来解读一下 在选电容时怎么能用上这种 ......
kal9623287 电源技术
msp430关于ucosii的问题
ucosii在msp430f149上运行时,最多只能运行3个任务,再多编译器可以通过,但运行出错,修改系统参数,堆栈都不行啊,求大神指点啊、、、、主要功能只是点几个LED灯而已,用的看门狗做系统时钟 ......
刘程 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 356  1444  2159  64  211  9  43  3  37  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved