电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

514FAA000115BAGR

产品描述ANY FREQUENCY I2C PROGRAMMABLE X
产品类别无源元件   
文件大小746KB,共38页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

514FAA000115BAGR在线购买

供应商 器件名称 价格 最低购买 库存  
514FAA000115BAGR - - 点击查看 点击购买

514FAA000115BAGR概述

ANY FREQUENCY I2C PROGRAMMABLE X

514FAA000115BAGR规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)

文档预览

下载PDF文档
Si514
A
N Y
-F
REQUENCY
I
2
C P
R OG R A MM A B L E
X O ( 1 0 0 k H
Z
Features
TO
250 MH
Z
)
Programmable to any frequency
from 100 kHz to 250 MHz
0.026 ppb frequency tuning
resolution
Glitch suppression on OE, power
on and frequency transitions
Low jitter operation
2- to 4-week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO for power supply
noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Industry standard 5x7, 3.2x5, and
2.5x3.2 mm packages
–40 to 85
o
C operation
Si5602
5x7mm, 3.2x5mm
2.5x3.2mm
Ordering Information:
See page 28.
Applications
All-digital PLLs
DAC+ VCXO replacement
SONET/SDH/OTN
3G-SDI/HD-SDI/SDI
Pin Assignments:
See page 27.
Datacom
Industrial automation
FPGA/ASIC clock generation
FPGA synchronization
SDA
SCL
GND
1
2
3
6
5
4
V
DD
Description
The Si514 user-programmable I
2
C XO utilizes Silicon Laboratories' advanced PLL
technology to provide any frequency from 100 kHz to 250 MHz with programming
resolution of 0.026 parts per billion. The Si514 uses a single integrated crystal and
Silicon Labs’ proprietary DSPLL synthesizer to generate any frequency across this
range using simple I
2
C commands. Ultra-fine tuning resolution replaces DACs and
VCXOs with an all-digital PLL solution that improves performance where
synchronization is necessary or in free-running reference clock applications. This
solution provides superior supply noise rejection, simplifying low jitter clock
generation in noisy environments. Crystal ESR and DLD are individually
production-tested to guarantee performance and enhance reliability.
The Si514 is factory-configurable for a wide variety of user specifications, including
startup frequency, I
2
C address, supply voltage, output format, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long lead
times and non-recurring engineering charges associated with custom frequency
oscillators.
CLK–
CLK+
Functional Block Diagram
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si514
哪位高手帮我看看,STC12c5410ad,为什么AD采集结果老是00
STC12c5410ad,为什么AD采集结果老是0。 #include "reg51.h"#include "intrins.h"#include "164.h"#include "math.h"typedef unsigned char BYTE;typedef unsigned int WORD;#define uchar unsi ......
SHT112 单片机
大数据量文件的存取
想实现的是短信存于T卡中,目的就是实现信息的无限存储! 问题的关键就是性能问题。 因为是存于移动存储设备,而其数据量是越来越大的! 需要一个性能很高的设计思路。 请高手指点!...
cchaonjust 嵌入式系统
nand flash 坏块处理问题
首次用nand flash-SAMSUNG_K9K8G08U0A,PDF中提到要先进行坏块监测,然后生成表,怎么生成表,生成表后,每次进行读写时怎么跳过坏块?也就是这么把生成的坏块管理表和读写时联系起来?还有 ......
wangyurui 嵌入式系统
对IIC器件的 比如AT24C256的操作,是按位操作呢 还是 按 字节操作呢?
看到 有的例程对 AT24C256的 读写 是按 位来操作的,如下: unsigned char read_CharData(void) { unsigned char num,tmp=0x80,i2crecv=0x00; for(num=0;num ...
shiftwu 嵌入式系统
本周精彩博文分享
如何着手电源设计 在本篇文章中,我将从不同方面深入介绍降压、升压和降压-升压拓扑结构。降压转换器图1是非同步降压转换器的原理图。降压转换器将其输入电压降低为较低的输出电压。当开关Q1 ......
橙色凯 模拟与混合信号
用AD敷铜的时候,怎么样添加相同的solder层?
大家好,我用的是AD15.我想让我给我的区域敷铜之后,我想让它开窗,即在上面再添加一层solder层。有什么样的方法可以实现??谢谢! ...
万年长山 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2913  1259  2616  849  1111  58  5  8  15  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved