电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

512CCB000634BAG

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小597KB,共23页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

512CCB000634BAG在线购买

供应商 器件名称 价格 最低购买 库存  
512CCB000634BAG - - 点击查看 点击购买

512CCB000634BAG概述

DUAL FREQUENCY XO, OE PIN 2

512CCB000634BAG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 180.5MHz, 83.5MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度0.052"(1.33mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 2 / 5 13
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
100 k H
Z T O
250 MH
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Two selectable output frequencies
Low-jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5x7, 3.2x5, and
2.5x3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 13.
Broadcast video
Switches/routers
Telecom
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si512/513 dual frequency XO utilizes Silicon Laboratories' advanced
PLL technology to provide any frequency from 100 kHz to 250 MHz. Unlike a
traditional XO where a different crystal is required for each output frequency,
the Si512/513 uses one fixed crystal and Silicon Labs’ proprietary any-
frequency synthesizer to generate any frequency across this range. This IC-
based approach allows the crystal resonator to provide enhanced reliability,
improved mechanical robustness, and excellent stability. In addition, this
solution provides superior supply noise rejection, simplifying low jitter clock
generation in noisy environments. The Si512/513 is factory-configurable for a
wide variety of user specifications, including frequency, supply voltage,
output format, output enable polarity, and stability. Specific configurations are
factory-programmed at time of shipment, eliminating long lead times and
non-recurring engineering charges associated with custom frequency
oscillators.
FS
OE
GND
1
2
3
6
5
4
V
DD
NC
CLK
Si512 CMOS Dual XO
OE
FS
GND
1
2
3
6
5
4
V
DD
NC
CLK
Si513 CMOS Dual XO
FS
OE
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
GND
Si512 LVDS/LVPECL/HCSL/CMOS
Dual XO
OE
FS
GND
1
2
3
6
5
4
V
DD
OE
Fixed
Frequency
Oscillator
Power Supply Filtering
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
CLK–
CLK+
Si513 LVDS/LVPECL/HCSL/CMOS
Dual XO
FS
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si512/13
IIR滤波器软件实现(Matlab+C++)
使用C++来写一个IIR滤波器 我们首先要在MATLAB中设计一个IIR滤波器,并生成一个头文件,这个头文件中反映了IIR滤波器的频率响应特性 理论支持 IIR滤波叫做递归滤波器,它是一种具有 ......
Aguilera 微控制器 MCU
MSP430系列单片机实用C语言程序设计
1. asm 也可以写成__asm。功能是在 C 程序中直接嵌入汇编语言。 语法:asm(“string”);其中 string 必须是有效的汇编语句。 2. __interrupt 放在函数前面,标志中断函数。下面这段程序是异步 ......
Aguilera 微控制器 MCU
FPGA工程师面试试题集锦-4
4个FPGA工程师面试题目(经历) FPGA与CPLD内部结构区别? CPLD 以altraMAX7000这种PLD为例,可分为三块结构:宏单元(Marocell),可编程连线(PIA)和I/O控制块。宏单元是PLD ......
unbj FPGA/CPLD
电脑无法识别仿真器,还有救吗?
捡到一个仿真器,但是电脑无法识别,连接到电脑,电脑完全没有反应,没有显示com口 ...
今夜雨夹雪 微控制器 MCU
单片机驱动蜂鸣器原理与设计
单片机驱动蜂鸣器原理与设计.doc...
embed 单片机
谁会弄木马箱子
现在的木马箱子狠难弄吗? ...
d123123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1021  1466  326  2377  557  37  49  43  38  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved