电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510CCB74M2500BAGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

510CCB74M2500BAGR在线购买

供应商 器件名称 价格 最低购买 库存  
510CCB74M2500BAGR - - 点击查看 点击购买

510CCB74M2500BAGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

510CCB74M2500BAGR规格参数

参数名称属性值
类型XO(标准)
频率74.25MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳4-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
dxp2004学习
目前刚开始学习dxp2004,但是有很多地方不懂,各位大神有没有推荐的参考书或者资料呢? ...
杨谨怿 PCB设计
【设计工具】OpenOCD内部Jtag层核心代码
OpenOCD内部Jtag层核心代码。OpenOCD可以使用户通过C代码仿真模拟Verilog。 83370...
GONGHCU FPGA/CPLD
我们的9854芯片是转接板做的,行否?!
本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 有没有大神知道呀, 我们的ad9854芯片是先焊在转接板上,然后自己画的外围PCB(带2013字样的)底板并制作的,不知能否满足要求? 有没有同样情 ......
armahc 电子竞赛
关于滤波电路中RC的取值问题
用TLC2254CN做了一个9HZ的二阶低通滤波,由f=1/(2pi×RC)得到RC乘积,但是具体的值怎么算,数值不同效果也不一样吧?...
皇极F1 模拟电子
关于波特率
外部晶振是24M 串口波特率设置为1M的时候,串口中断接收数据没有问题,但是设置为2M的时候就会出现问题,接收不了。 是不是我在中断函数里弄太多东西还是别的原因 求助...
小小小小菜鸟 stm32/stm8
大家看看这块屏怎么样!~
这块屏网上标价90元,看看大家有没有需要的,如果需要的朋友多了,我们可以组织团购或者我批量进货,底价给大家也可以!~ 全新3.5寸超大点阵,全视角,MCU接口液晶屏,全套资料齐全 知道这个 ......
wanghongyang 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1521  1834  60  1315  744  46  31  10  30  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved