电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA1221M00DGR

产品描述LVPECL Output Clock Oscillator, 1221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA1221M00DGR概述

LVPECL Output Clock Oscillator, 1221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA1221M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1221 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Mbed增加了Renesas GR-PEACH
MBed又增加了新开发板,Renesas GR-PEACH,比较高端的一个开发板。主要特点有: 400Mhz的A9 CPU 32K指令数据缓冲 8M Flash 10M RAM(包括128K非易失性RAM) Arduino外形 支持Ardunio插 ......
dcexpert 单片机
求大神们指导一下!!!!!
现在有一些RS232转RS485/RS422的工业转换器,485接口和422接口是复用设计的,4根线中接两根就是485,4根全接就是422,这种纯硬件的智能切换是如何设计出来的?????????????? ...
Simonbinbin 分立器件
12864液晶并口直接访问与间接访问的区别
求教牛人解答...
1640544294 单片机
【NXP Rapid IoT评测】在线IDE开发体验
本帖最后由 cruelfox 于 2019-1-13 12:40 编辑   收到 Rapid-Iot 这么久,然而手机APP我就没使成功过,一直是被服务器无法访问的故障挡住了。   我于是就放弃手机咯,评测总得继续进行 ......
cruelfox 无线连接
制作简易路由器
我想自己设计(或者说制作)一个简易的路由器,不知可行不?网上很少有这方面的资料。...
思维蓝图 无线连接
求助LM3S9B96 i2s模块
刚接触I2S,用TI 的LM3S9B96开发板烧写进了i2s_demo这个例程,在SD卡里下载进了一首wav格式的歌曲,通过液晶屏播放该wav格式的歌曲,听不到音乐,请问是怎么回事?想入门就遭到这般打击,只好来 ......
fendou 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2040  2882  2508  2540  1467  32  6  22  52  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved