电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1342M00DGR

产品描述LVPECL Output Clock Oscillator, 1342MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1342M00DGR概述

LVPECL Output Clock Oscillator, 1342MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1342M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1342 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
问题求解:仿真调试不能运用The connected emulator is a J-Link clone
如图: 103714 编译好程序之后点仿真,就出现这个提示,然后MDK就退出了,有谁遇到过这样的情况?是什么问题呢?:Sad:...
qinkaiabc ARM技术
LED路灯电源的考虑因素及选择要点作了详细的归纳总结
LED路灯电源的选择(LED路灯电源的种类)正确选用对于机械设备电控系统的正常运行是至关重要的。在选择LED路灯电源(LED路灯电源知识)时,我们所要考虑的因素及要点也是多方面的。那么,在LED路灯 ......
qwqwqw2088 LED专区
有哪位童鞋收到LPC800的板子了??
有收到板子的没有? 把板子图片晒一下,哈哈!...
desk1983 NXP MCU
电脑高手的修炼方法
单但凡坛子里泡的大都喜爱电子技术,但凡与电子技术有关的大部都与电脑挂钩; 所以电脑的管理与维护就成了我们电子爱好者们的必修课 初步的包括最常使用的快捷键, 然后是命令提示符, 注册 ......
yaoyong 聊聊、笑笑、闹闹
我整理的2007年电赛题目汇总
本帖最后由 paulhyde 于 2014-9-15 09:05 编辑 我整理的2007年电赛题目汇总 这里面只有题目,以备2009电赛做个参考猜测,还希望有参加过2007年电赛各位大虾,一起讨论,把您们的优秀作品拿出 ......
wen06990234 电子竞赛
Keil5.18函数不支持缺省参数?
初学者,才装上的;平时用过C/C++写些小程序; 写了个函数,想留个缺省参数,发现系统提示不支持…… 是我的方法不 对?还是本来就不支持? (另有网上说keil5.15以上可以支持c++,我按 ......
mini_peng stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 672  1857  2136  1549  2749  41  58  14  1  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved