电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB503M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 503MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB503M000DGR概述

CMOS/TTL Output Clock Oscillator, 503MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB503M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率503 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高考5分之差落榜一本大学,如何就校?
高考结束分数可以查询了,老弟在网上查了分数,结果离一本大学录取分数还差5分。老弟是专攻文科的,数语外三科都考上了100多分,就是综合分数发挥失常。 据老弟自己说综合项目是指 ......
yijindz 聊聊、笑笑、闹闹
德信成长史:电源IC公司如何摆脱同质化
在今天的半导体市场上,同质化是一个非常突出的问题,尤其以电源产品为甚。而且,因为电源市场较大,该市场又吸引了中国大陆及台湾地区的很多企业,整个行业的生存环境严峻。 “电源产品很多 ......
FPGA小牛 电源技术
使用lm3s6952时不慎带来的事故
前日,与朋友一起测试个SPWM的程序,用可调电源做模拟出电装置。由于调试过程中电压加的太大,以至于把6952的开发板烧了, 眼睁睁的看着板子毁于瞬间,心里实在不是个滋味! 现象是:通电,指 ......
微电子091 微控制器 MCU
C51语言模块之延时
C51语言模块之延时模块化的原因有:为了需要使用时得心应手,而不必再花太多时间去琢磨;为了使程序一目了然,既方便编程人员也方便学习的人员。以下便是常用的延时模块:1.不定短暂延时模块 vo ......
piggyfeng 51单片机
请问各位高手这些AT命令是什么意思啊?请各位帮忙解决一下!!!谢谢!!
以下AT命令有点多,但是小弟刚开始接触实不知道是什么意思,请各位高手解决一下,小弟先谢谢了!!! +CXT= +CFG=“” +CAD? +CDR +CDS +CRM= +CBC? +CQD= +CRC= +CSS? +CSQ? +CMUX = + ......
weidshiep 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1386  2206  1733  954  648  18  17  12  34  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved