电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC1040M00DG

产品描述LVDS Output Clock Oscillator, 1040MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC1040M00DG概述

LVDS Output Clock Oscillator, 1040MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC1040M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1040 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高速数据并串转换,上升沿下降沿采样问题
小弟碰到一个FPGA中的设计问题,如下所述: 需要实现500MSPS的高速DA转换,所选的DA器件AD9734中给出了在FPGA中的数据源的参考设计: 133270 即在FPGA中实现一个并串转换功能,将两路250 ......
7号飞 FPGA/CPLD
TM4C串口通信读取陀螺仪数据
我打算利用TM4C的串口实时读取陀螺仪发送过来的数据,然后根据这些数据进行实时操作,但不太理解这个接收读取过程。我的疑问是从接收FIFO取出数据后放在哪?像我这种情况应该在程序上如何设置? ......
大北极熊 微控制器 MCU
睡眠驾驶报警系统
无钥匙系统   一种新型的“免钥匙”技术有望在今后成为市场主流。而它采用的正是近年来刚刚兴起的、技术。   这种系统被称之为“驶向未来的钥匙”。使用这种技术,在驾驶员靠近汽车一米范 ......
songbo 汽车电子
再问,wince gateway应用????
我现在准备做一个gateway,一端是无线GPRS用来上internet,一端是以太网可以接到交换机,供4台PC上网,请问在wince(使用gateway 模板)上如何实现 ...
baiyun555 嵌入式系统
电子大赛题目方案分析及讲解
本帖最后由 paulhyde 于 2014-9-15 09:03 编辑 电子大赛题目方案分析及讲解.pdf ...
hnbcyrnd89 电子竞赛
有关MSP430问题
为什么由430控制的一个接收无线信号模块,在仿真状态下收不到。在非仿真状态下得把电源拔了再插上,才能收到几帧数据,过一会又收不到了 !!!如此来回上电后确保能有效果。。 这是怎么回事呢 ......
goldenguy2011 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2529  1596  2575  538  1057  45  23  19  39  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved