电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA1133M00DG

产品描述LVDS Output Clock Oscillator, 1133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA1133M00DG概述

LVDS Output Clock Oscillator, 1133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA1133M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1133 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vxworks中如何实现文件解压缩
我想将几个文件进行打包后下载到板子,然后进行解压缩,但不知道怎么做?各位可曾这样做过? ...
arkin 实时操作系统RTOS
请教一个循环流水灯的设计
比如有10个灯,连续点亮3个灯,从第1个开始亮,1,12,123,234,345,456,567,678,789,89 10,9 10 1,10 1 2,123……这样 原来是通过循环数组实现的,后来觉得那种方法有点二,多少个点就需要多 ......
littleshrimp 单片机
请问x264移植到arm7平台上怎么实现和优化,大致过程如何?(十万火急)
大家救救命吧,这个问题都困扰我好多天了,一直都没法解决,若是分还不够的话,在继续加昂...
fs3328787 ARM技术
想玩2500模块的可以看一下 这个是TI的列子 我之前测试CC2500模块用过
TI的列子 可以用 无线的东西不好搞 我调了很久才能收发 共享给大家...
clogord TI技术论坛
一起玩树莓派3+Win 10 IoT的痛苦体验
本帖最后由 shenlan1986 于 2016-11-10 22:58 编辑 微软针对树莓派推出的Win10IoT系统,在树莓派3的评测计划中就规划Win10 IoT系统的评测,收到了树莓派3后一直想好好体验下,按照评 ......
shenlan1986 嵌入式系统
构成虚地也要满足一定的条件?是什么?为什么?
(1)在同相放大电路中,输出通过反馈的作用,使得U(+)自动的跟踪U(-),这样U(+)-U(-)就会接近于0。好像两端短路,所以称“虚短”。 (2)由于虚短现象和运放的输入电阻很高,因而流经运放两个输入 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1927  326  2601  2648  1557  16  21  15  19  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved