电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC1305M00DG

产品描述LVDS Output Clock Oscillator, 1305MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC1305M00DG概述

LVDS Output Clock Oscillator, 1305MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC1305M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1305 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
HT46R23 AD转换应用源程序
HT46R23AD转换应用源程序,holtek所有芯片的AD程序均可参照此程序,如HT46R47,HT46R22,HT46R24,HT36R62,HT46R64,HT46R65...
rain 测试/测量
~\(≧▽≦)/~今天刚到的新板子,你懂的~
没有工程师不想要板子的吧~~厚厚,最近新板子有点多哦~~今天又有新板子到了~~你懂的~ 管管先来给大家开箱晒一晒~ 板子在手~沁恒来啦来啦来啦~~~前不久哪些小伙伴跟我说想要玩沁恒 ......
okhxyyo 国产芯片交流
我的STM8S103K怎么进不去time4中断啊
我的程序已经使能TIM4,也允许了总中断,并使能TI4,但为什么就是进不去呢...
xingtao stm32/stm8
陀螺仪的漂移指标,对机器人意味着什么
本文是 ADI 工程师撰写的博客,这里摘取部分内容分享,想看完整文章请点击:https://ezchina.analog.com/thread/18244 为机器人选择陀螺仪时,大部分设计者更喜欢使用的指标是漂移。我们来探 ......
小杜鹃 机器人开发
触摸屏采样问题(每次启动后,同一个点的采样值相差较大)
在2416上运行裸机程序,同样一套硬件和软件。现在发现的问题是:启动运行程序,触摸屏上同一个点上点击多次,每次的采样值相差不大;但是重新启动程序后(掉电后启动或者ReLoad都是同样情况) ......
sf19840705 嵌入式系统
有关PCB板设计的几点事项
1.PCB走线的电感是1mm长度1nH,在高频时注意不要忽略这个电感量 2.反馈走线越短越好,注意不能收到干扰,沿路不能有开关(或高频)的走线,若有条件,把它夹在两个地之间 3.靠近IC的正负极放 ......
qwqwqw2088 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1457  1332  1715  1569  2564  41  44  46  17  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved