电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GA74M0000DGR

产品描述CMOS Output Clock Oscillator, 74MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531GA74M0000DGR概述

CMOS Output Clock Oscillator, 74MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GA74M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率74 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
内核移植
目前raw os已经成功移植到多个芯片上,涵盖的cpu有arm 9, cortex-m0, cortex-m4, cortex-m3, mips32 等等。其中有两款芯片是重点花时间实现的,第一款是s3c2440芯片,第二款是s3c2416芯片。 首 ......
凌海滨 嵌入式系统
TI MCU新品强势来袭:10倍于以前基于闪存MCU的运算能力,心动否?
mcu的外形,处理器级别的计算性能, TI新鲜出炉的这款新品这能力,感觉很强势,网友们有没有被圈粉?来波测试否? 549742 TI Sitara™ AM2x MCU将处理器级的计算性能与MCU的 ......
nmg 微控制器 MCU
allegro pcb中画封装时以芯片第一脚为坐标原点还是芯片物理中心为坐标原点?
1.两者在贴片时有什么区别? 2.能不能在同一块PCB板上使用这两种不同方式的封装? 3.是否可以很方便地互改(坐标原点在封装画成后改动)?...
feaven PCB设计
人工势场法动态避障的MATLAB程序
如题,静态障碍已经有了,怎么编写障碍物动态的呢?最后的结果最好是目标障碍物都是动态的。能够实时追踪目标,避开障碍物。谢谢大神了!...
不懂401 嵌入式系统
多信号管脚的热插拔问题
有一个背板 ,是PCIE16插座,需要设计一个控制板和它对接。 背板上提供电源,还有近60个控制、状态信号,需要进行热插拔。电源准备使用凌特的热插拔控制器4211,可是这么多的信号管脚怎么办, ......
yuchunyugo PCB设计
BMP图片格式解析
本帖最后由 paulhyde 于 2014-9-15 09:20 编辑 ...
cuizhihao 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2640  2676  1604  1668  1806  42  19  10  12  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved