电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GA65M0000DG

产品描述CMOS Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531GA65M0000DG概述

CMOS Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GA65M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率65 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TIMERA计数问题
用TIMERA对外来脉冲计数,脉冲输入TACLK,读到的值总是不准,不知道各位有什么高招?TIMERA益出有什么好办法可以连续计数?...
jasonliu 微控制器 MCU
SIM300C接收TCP数据引起掉线问题?
通过TCP连接到服务器后,CONNECT OK后 采用AT+CIPSEND发送数据给服务器,服务器接收数据正确,而且发很多次也不会掉线,没有问题. 但用服务器发送TCP数据给SIM300C,开始几次数据可以接收到正确,服 ......
yqw001 嵌入式系统
WINCE5.0下的IE为何无法浏览WAP网站?
WINCE自带的IE浏览器其他网站都可以浏览,就是不能浏览WAP网站,请问各位DX这是什么原因?应该如何解决?...
旁听者 嵌入式系统
RSL10客户可使用flash空间?
大神们,rsl10有没有具体flash空间分配,留给客户使用flash空间划分文档哦。哪些区域是不能使用的说明文档哦。 此外flash擦除,写入,读出速度具体是多少哦 ...
xujinxi 物联网大赛方案集锦
【GD32-colibri-F350RX】+UART中断测试
本帖最后由 damiaa 于 2018-9-18 14:44 编辑 【GD32-colibri-F350RX】+UART中断测试 继续上篇文章中提到的工程,准备用UART1(上篇中也 ......
damiaa GD32 MCU
【求助】平头哥场景化蓝牙Mesh节点烧录遇到的问题和部分解决办法
我想实现一个可以联网的温湿度功能,先解压ble_mesh_gateway_node_sdk到本地硬盘,solutions里正好有一个mesh_temperature_sensor_demo的例程,正好用它。570667 双击phy6220.cdkproj启动CDK ......
littleshrimp 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1378  2273  2201  1810  2697  28  46  45  37  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved