电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC989M000DG

产品描述LVDS Output Clock Oscillator, 989MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC989M000DG概述

LVDS Output Clock Oscillator, 989MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC989M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率989 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
标题:关于FPGA的学习
依照我们这边培养学生的情况看,工具不是问题,开发语言的学习需要一定的时间与基础(比如有C语言基础的学Verilog就快一些),因为有个硬件的思想在里面;算法的实现与应用是一个逐步形成经验 ......
paradoxfx FPGA/CPLD
PCB设计软件EAGLE中,如何复制拷贝已经画好的一小块PCB?
正在学习用PCB设计软件EAGLE画PCB,遇到一个问题求助网友。 我想设计的PCB板中有4个相同的电路,我已经画好了一个,其他几个不想一个一个手工画了。有什么办法能复制拷贝已经画 ......
yang_alex PCB设计
第一篇 GD32VF103C START 开发板开箱 流水灯跑跑跑
本帖最后由 常见泽1 于 2019-11-27 16:28 编辑 GD32VF103C START 开发板开箱 流水灯跑跑跑 一 开盒 经历了一些波折,终于拿到了GD32VF103C START开发板,外壳依旧是GD的一 ......
常见泽1 国产芯片交流
如何消除加速度计的重力加速度的影响
如何消除加速度计的重力加速度的影响,我需要得到设备的真实的加速度值。 ...
duguyining MEMS传感器
MSP430初始化大量数据时跑飞的问题【Q&A】
问:MSP430初始化大量数据时跑飞的问题 问者 Qingcui Lu 我最近在用MSP430F5438A写一个fft(快速傅立叶)算法时,发时程序无法时行调试也无法进入中断。在TI的外国论坛上看到原因大概是因为文 ......
maylove 微控制器 MCU
我的电脑的白底取法
桌面上的图标文字白底杂去掉, 例如:我的电脑图标下的"我的电脑"这四个子的背景是白色,怎样能是这白色变成透明的....
shaoyj 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 367  903  2793  2814  1854  42  52  38  34  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved