电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA1258M00DGR

产品描述LVPECL Output Clock Oscillator, 1258MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA1258M00DGR概述

LVPECL Output Clock Oscillator, 1258MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA1258M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1258 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
对这个论坛很失望~
前段时间搞了一个51征文活动,今天看了下结果,我的文应该没希望,所以有些愤慨,大家可以说我是沾小便宜,小气,但我要吐槽几句。 首先,活动是有时间限制的,你迟到了,文章再怎么好也不能 ......
wisology 51单片机
基于FPGA的跨时钟域信号处理——MCU
385635 385636 ...
Jacktang 微控制器 MCU
【上海航芯 ACM32F070开发板】第二篇点亮LCD屏和触控按键功能操作,串口,ADC。
本帖最后由 meiyao 于 2022-11-3 00:24 编辑 这个是上一篇的【上海航芯 ACM32F070开发板】点亮LCD屏和触控按键功能操作,驱动蜂鸣器测评 https://bbs.eeworld.com.cn/forum.php?mod=viewt ......
meiyao 国产芯片交流
【下载有礼】下载Vishay手册,抢礼品!(03月01日-04月30日)-二极管主题月系列活动
下载有礼! 活动时间:03月01日-04月30日 参与方式: 1、进入https://www.eeworld.com.cn/Vishay/application/页面,注册并下载相关资料。 2、注册需要为4的倍数,即可获得Vishay提供 ......
EEWORLD社区 分立器件
请问高速光耦的原理是什么
其接收端多个二极管,起什么作用啊? ...
杨柳青年 模拟电子
华为C语言编程规范
编程规范应该从最初开始,养成一种好的编程习惯,对以后的学习,工作都有好处 认真学习编写规范,形成自己的编程风格是很有必要的 ...
她green stm32/stm8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2800  2216  1259  1403  1701  57  45  26  29  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved