电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB1252M00DGR

产品描述LVDS Output Clock Oscillator, 1252MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB1252M00DGR概述

LVDS Output Clock Oscillator, 1252MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB1252M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1252 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
讲一下TI高端DSP上电问题
本帖最后由 Aguilera 于 2017-2-27 17:24 编辑 在TMS320C672X的相关芯片手册中,说明了TI的DSP芯片关于内核和IO上电顺序的问题,在TMS320C6713,TMS320DM642的数据手册上也看到一段话,说这些 ......
Aguilera DSP 与 ARM 处理器
【AN-1085应用笔记】乘法DAC——交流/任意基准电压应用
简介: 乘法数模转换器(DAC)与常规固定参考信号DAC的区别在于,前者能够工作在任意或交流参考信号情况下。 109144 109145...
EEWORLD社区 ADI 工业技术
发表1个220V输入 0-30V输出 4A 的开关电源PCB
发表1个220V输入 0-30V输出 4A 的开关电源PCB...
tzl 电源技术
漫话有源滤波器——高通滤波器篇
本帖最后由 gmchen 于 2017-9-29 15:00 编辑 此帖为漫话有源滤波器系列帖之第二帖,前一帖请见: 漫话有源滤波器——低通滤波器篇 发帖目的已经在前一帖中道明,本帖内容风格亦与前一帖类同 ......
gmchen 模拟电子
逆变
求电鱼机的高压输出要求怎么样才能...
chenliangyan 电源技术
ccs5导入例程编译问题
**** Build of configuration Debug for project CW_Demo **** "C:\\ti\\ccsv5\\utils\\bin\\gmake" -k all 'Building file: ../user/src/app_global.c''Invoking: C2000 Compiler'include_p ......
gz4922 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1605  785  635  1549  2310  43  2  55  8  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved