电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA855M000BGR

产品描述LVPECL Output Clock Oscillator, 855MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA855M000BGR概述

LVPECL Output Clock Oscillator, 855MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA855M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率855 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
气死我了,SetWindowPos怎么不起作用
在mobile windows中我在主窗体上放了一个按钮,然后在程序中设置 pBtn->SetWindowPos(NULL, 0, 0, 500, 500, SWP_SHOWWINDOW | SWP_NOZORDER); 但是怎么不起作用?大家帮帮忙啊!...
pcyk808686 嵌入式系统
LM2576 故障问题请教
我用LM2576s-5接了这样一个电路,24V输入转用5V/500mA。接通后LED灯可亮。输出电压也正常5.1V。但插拔几次输入电源线后,灯就不亮了。而且插拔的时候接口会有点打火。多孔板焊的。芯片是某一个 ......
litingkun 开关电源学习小组
关于设备加密问题,请教
现有三台设备,其中一台为主设备,两天从设备,三台都是机械设备,有电气连接,现想做一种加密方式,使得必须是这特定的三台设备连接时能正常工作,那其他一组设备中任意一台换过来都无法正常工作,设备 ......
chn369 嵌入式系统
赚 分贴
0...
xchromosome 嵌入式系统
【晒心的】eZ430-chronos手表
活动很给力,订购了一块eZ430-chronos手表,上几张图。 高程的显示确实不准,我在的地方海拔大约是400多米,手表显示是800多m,不应该差这么多,我觉得这个表显示的高程单位应该是"mpa"。...
xscc 微控制器 MCU
SPI通信程序(SPI点亮LED)实验
数码管共阳极连接,显示0—F,显示2的时候写到位寄存器中的数据是00101001,即是0x29,为什么程序里边是SpiCode={0x7E7E,0X2929,ox2c2c,0x6666,0xa4a4,0xa0,0xa0,0x3e3e.....................}呀 ......
tytanyang DSP 与 ARM 处理器

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 406  1352  1345  2617  1487  9  28  53  30  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved