电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA824M000BG

产品描述LVPECL Output Clock Oscillator, 824MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA824M000BG概述

LVPECL Output Clock Oscillator, 824MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA824M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率824 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
拿到 M4 开发板的朋友最近有什么进展啊?
拿到 M4 开发板的三位朋友最近有什么进展啊? 大家觉得如何体现 M4 的 FPU 的浮点运算能力,以及在浮点运算时要注意些什么呢?...
Study_Stellaris 微控制器 MCU
LM3S8962学习心得(2)
这是我的学生写的,觉得入门级别的资料,希望大家跟着我的学生一起学习。 该文档中描述的是KEIL工具中如何调试LM,简要的介绍了KEIL的各个功能!...
youki12345 微控制器 MCU
SD卡在单片机上的应用
SD卡在单片机上的应用,是用51单片机来操作SD卡...
江汉大学南瓜 51单片机
关于mount连接和配置minicom
各位大侠帮忙下,我在刚开始mount连接和配置minicom的时候碰到如下图片中的提示,请帮忙看下怎么回事,如何解决!拜谢!!!file:///C:/DOCUME~1/ADMINI~1/LOCALS~1/Temp/19%W1UCX8A$H@UY(E_)SP ......
zhoulongshaxia 嵌入式系统
跟我学破解Jlink
首先我使用的jlink v8版本的硬件,写这篇文章的目录只是为了交流学习。 今天下载了一个最新Jlink版本Jlink-V630f,安装好之后,打开jlink之后竟然弹了个出错的框框。。 348444 用的好好 ......
ketose 嵌入式系统
今天下午1点有奖直播 | 光传感、体征监测、AR眼镜、ToF......你关注的光学传感方案
ams OSRAM光学技术论坛在线直播开放预约中!光传感器、生命体征监测、AR眼镜、LBS技术、车载位置传感、数字汽车座舱、ToF、可见激光、红外相机、消费机器人、植物照明LED、UV-C LED消杀、植物工 ......
EEWORLD社区 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2075  2418  342  880  2408  41  54  31  15  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved