电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HD1-4702/883

产品描述2.4576MHz, OTHER CLOCK GENERATOR, CDIP16, CERDIP-16
产品类别微控制器和处理器    时钟发生器   
文件大小318KB,共8页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 全文预览 文档解析

HD1-4702/883概述

2.4576MHz, OTHER CLOCK GENERATOR, CDIP16, CERDIP-16

HD1-4702/883规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Renesas(瑞萨电子)
零件包装代码DIP
包装说明CERDIP-16
针数16
Reach Compliance Codenot_compliant
ECCN代码EAR99
Is SamacsysN
JESD-30 代码R-GDIP-T16
JESD-609代码e0
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
最大输出时钟频率2.4576 MHz
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装等效代码DIP16,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
主时钟/晶体标称频率2.4576 MHz
认证状态Not Qualified
筛选级别MIL-STD-883
座面最大高度5.08 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7.62 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档解析

这份文档是关于HD-4702/883 CMOS可编程比特率生成器的数据手册,包含了以下一些技术信息:

  1. 产品特性

    • 根据MIL-STD-883标准加工,完全符合1.2.1段的规定。
    • 提供13种常用的比特率。
    • 使用2.4576MHz的晶体或外部输入作为标准频率输出(比特率的16倍)。
    • 低功耗。
    • 符合ElA RS-404标准。
    • 一个HD-4702/883可以控制多达8个传输通道。
    • 初始化电路便于诊断故障隔离。
    • 芯片内部输入上拉电路。
  2. 功能描述

    • HD-4702/883为数字数据传输系统(如UART)提供必要的时钟信号。
    • 通过片上晶体振荡器或外部输入生成13种常用的比特率。
    • 常规操作中,每比特周期产生16个输出时钟脉冲,输入时钟频率必须是2.4576MHz。
  3. 多通道操作

    • 通过外部提供时钟频率CO和8分频器输出Q0, Q1, Q2,实现多通道操作。
  4. 比特率选择

    • 四个速率选择输入(S0-S3)决定输出(Z)的比特率,具体选择代码和输出比特率见真值表。
  5. 初始化和时钟模式

    • 包括初始化电路的工作原理和时钟模式的详细说明。
  6. 引脚配置

    • 提供了HD-4702/883的引脚视图和功能说明。
  7. 订购信息

    • 包括温度范围、封装类型和订购型号。
  8. 真值表

    • 展示了不同S0-S3输入组合下的输出比特率。
  9. 绝对最大额定值和热信息

    • 包括供电电压、输入/输出电压、ESD分类、典型降额因子和热阻等。
  10. 操作条件

    • 包括操作电压范围和操作温度范围。
  11. 直流电气性能规格

    • 详细列出了输入高电压、输入低电压、输出高电压、输出低电压等参数。
  12. 交流电气性能规格

    • 包括传播延迟、输出转换时间、建立时间和保持时间等参数。
  13. 适用的子组

    • 列出了符合性测试的子组和方法。
  14. 烧录电路

    • 提供了烧录电路的配置和元件规格。
  15. 芯片特性

    • 包括芯片尺寸、金属化类型和厚度、玻璃化类型和厚度、最坏情况电流密度等。
  16. 封装信息

    • 提供了CERDIP封装的详细尺寸和规格。
  17. 版权和免责声明

    • 包括Intersil公司版权信息和产品免责声明。
  18. 质量认证

    • 说明Intersil产品使用ISO9001质量系统进行制造、组装和测试。

文档预览

下载PDF文档
HD-4702/883
NOT RECOMMENDED FOR NEW DESIGNS
NO RECOMMENDED REPLACEMENT
contact our Technical Support Center at
1-888-INTERSIL or www.intersil.com/tsc
DATASHEET
FN2955
Rev 2.00
June 1998
CMOS Programmable Bit Rate Generator
Features
• This Circuit is Processed in Accordance to MIL-STD-883
and is Fully Conformant Under the Provisions of
Paragraph 1. 2. 1.
• HD-4702/883 Provides 13 Commonly Used Bit Rates
• Uses a 2.4576MHz Crystal/Input for Standard
Frequency Output (16 Times Bit Rate)
• Low Power Dissipation
• Conforms to ElA RS-404
• One HD-4702/883 Controls up to Eight Transmission
Channels
• Initialization Circuit Facilitates Diagnostic Fault
Isolation
• On-Chip Input Pull-Up Circuit
Description
The HD-4702/883 Bit Rate Generator provides the
necessary clock signals for digital data transmission sys-
tems, such as a UART. It generates 13 commonly used bit
rates using an on-chip crystal oscillator or an external input.
For conventional operation generating 16 output clock
pulses per bit period, the input clock frequency must be
2.4576MHz (i.e., 9600 Baud x 16 x 16, since there is an
internal
16 prescaler). A lower input frequency will result in
a proportionally lower output frequency.
The HD-4702/883 can provide multi-channel operation with
a minimum of external logic by having the clock frequency
C
O
and the
8 prescaler outputs Q
0
, Q
1
, Q
2
available
externally. All signals have a 50% duty cycle except 1800
Baud, which has less than 0.39% distortion.
The four rate select inputs (S
0
-S
3
) select which bit rate is at
the output (Z). See Truth Table for Rate Select Inputs for
select code and output bit rate. Two of the 16 select codes
for the HD-4702/883 do not select an internally generated
frequency, but select an input into which the user can feed
either a different frequency, or a static level (High or Low) to
generate “ZERO BAUD”.
The bit rates most commonly used in modern data terminals
(110,150, 300,1200, 2400 Baud) require that no more than
one input be grounded for the HD-4702/883, which is easily
achieved with a single 5-position switch.
The HD-4702/883 has an initialization circuit which
generates a master reset for the scan counter. This signal is
derived from a digital differentiator that senses the first high
level on the C
P
input after the E
CP
input goes low. When
E
CP
is high, selecting the crystal input, C
P
must be low. A
high level on C
P
would apply a continuous reset. See Clock
Modes and Initialization below.
Ordering Information
PART
NUMBER
HD1-4702/883
TEMPERATURE
RANGE (
o
C)
-55 to 125
PACKAGE
CERDIP
PKG. NO.
F16.3
Pinout
HD-4702/883 (CERDIP)
TOP VIEW
Q
0
Q
1
Q
2
E
CP
C
P
O
X
I
X
GND
1
2
3
4
5
6
7
8
16 V
CC
15 I
M
14 S
0
13 S
1
12 S
2
11 S
3
10 Z
9
C
O
FN2955 Rev 2.00
June 1998
Page 1 of 8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1014  1268  1235  2751  644  25  51  23  27  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved