电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCHP1005100PPM2290.5%BTRR0131

产品描述Fixed Resistor, Metal Glaze/thick Film, 0.25W, 229ohm, 150V, 0.5% +/-Tol, -100,100ppm/Cel, 1005,
产品类别无源元件    电阻器   
文件大小152KB,共9页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

HCHP1005100PPM2290.5%BTRR0131概述

Fixed Resistor, Metal Glaze/thick Film, 0.25W, 229ohm, 150V, 0.5% +/-Tol, -100,100ppm/Cel, 1005,

HCHP1005100PPM2290.5%BTRR0131规格参数

参数名称属性值
是否Rohs认证不符合
Objectid965762406
Reach Compliance Codeunknown
Country Of OriginFrance
ECCN代码EAR99
YTEOL7.9
构造Chip
JESD-609代码e0
端子数量2
最高工作温度155 °C
最低工作温度-55 °C
封装高度0.5 mm
封装长度2.54 mm
封装形式SMT
封装宽度1.27 mm
包装方法TR
额定功率耗散 (P)0.25 W
参考标准MIL-R-55342D
电阻229 Ω
电阻器类型FIXED RESISTOR
系列HCHP HYBRID
尺寸代码1005
技术METAL GLAZE/THICK FILM
温度系数100 ppm/°C
端子面层Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
容差0.5%
工作电压150 V

文档预览

下载PDF文档
CHP, HCHP
Vishay Sfernice
High Stability Resistor Chips (< 0.25 % at Pn at 70 °C during 1000 h)
Thick Film Technology
FEATURES
Vishay Sfernice thick film resistor chips are specially
designed to meet very stringent specifications in terms
of reliability, stability < 0.25 % at Pn at + 70 °C during
1000 h, homogeneity, reproducibility and quality.
They conform
MIL-R-55342 D.
to
specifications
NFC
83-240
and
Robust terminations
Large ohmic value range 0.1
Ω
to 100 MΩ
Tight tolerance to 0.5 %
CHP: Standard passivated version for
industrial, professional and military applications
HCHP: For high frequency applications
ESCC approved see CHPHR
SMD wraparound chip resistor
Halogen-free according to IEC 61249-2-21 definition
Compliant to RoHS directive 2002/95/0EC
Sputtered Thin Film terminations, with nickel barrier, are very
convenient for high operating conditions. They can withstand
thousands of very severe thermal shocks.
B (W/A), N (W/A) and F (one face) types are for solder reflow
assembly.
G (W/A) and W (one face) types are for wire bonding, gluing
and even high temperature solder reflow.
Evaluated to ESCC 4001/026 (see CHPHR datasheet).
DIMENSIONS
in millimeters (inches)
A
D
D
C
D
A
D
C
E
E
B
A
B
VALUE
TOL.
VALUE
TOL.
1.27
0.152
0.60
0502
0.127 (0.005)
(0.050)
(0.006)
(0.024)
1.27
0.152
1.27
0.127 (0.005)
0505
(0.050)
(0.006)
(0.050)
1.52
0.152
0.85
0603
0.127 (0.005)
(0.060)
(0.006)
(0.033)
0705/
1.91
0.152
1.27
0.127 (0.005)
0805
(0.075)
(0.006)
(0.050)
2.54
0.152
1.27
0.127 (0.005)
1005
(0.100)
(0.006)
(0.050)
3.05
0.152
1.60
1206
0.127 (0.005)
(0.120)
(0.006)
(0.063)
3.81
0.152
1505
1.32 (0.052)
0.127 (0.005)
(0.150)
(0.006)
5.08
0.152
2.54 (0.100)
0.127 (0.005)
2010
(0.200)
(0.006)
2.54
0.152
5.08 (0.200)
0.127 (0.005)
1020
(0.100)
(0.006)
5.58
0.152
2208
1.91 (0.075)
0.127 (0.005)
(0.220)
(0.006)
6.35
0.152
3.06 (0.120)
0.127 (0.005)
2512
(0.250)
(0.006)
2.54
0.152
2.54 (0.100)
0.127 (0.005)
1010
(0.100)
(0.006)
* Pb containing terminations are not RoHS compliant, exemptions may apply
CASE
SIZE
www.vishay.com
54
C
VALUE
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5 (0.020)
0.5 (0.020)
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
VALUE
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
D/E
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
For technical questions, contact:
sfer@vishay.com
Document Number: 52023
Revision: 25-Aug-09
TI 仿真软件 信号分析仪怎么用? 3pin的 总报错
TI 仿真软件 信号分析仪怎么用? 3pin的 eeworldpostqq...
00superman00 DSP 与 ARM 处理器
浙江大学本科论文:数字图像中基于值的景象提取算法研究
浙江大学本科论文:数字图像中基于值的景象提取算法研究...
maker DSP 与 ARM 处理器
freescale coldfire USB Host驱动
这是飞思卡尔写的一个coldfire usb host驱动的详细文档,当初是针对mcf5272这款mpu的,但它同样适合其他coldfire v2,v3系列的mpu很有参考价值54125...
bluehacker NXP MCU
电机测试讨论
大家目前从事电机工作,在测试电机中的破坏性测试主要做那些呀,大家来聊聊. ...
long521 电机控制
成功解决FPGA设计时序问题的三大要点
1. 必要的时钟偏移及数据采集的时序空余; 2. 创建和控制时序空余; 3. 确保信号完整性...
eeleader FPGA/CPLD
Altera VGA 输出不完整
附件里的 VERILOG 文件无法输出完整的 VGA 画面,左边青色的被截了一半。 这不是电视机屏幕大小的问题,我怀疑是 vga.v 的问题。 我已经改了里头的一些数据,但还是不行。 208639 ......
promach FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1279  86  183  2831  2383  21  27  11  32  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved