电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB424M000DG

产品描述LVDS Output Clock Oscillator, 424MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB424M000DG概述

LVDS Output Clock Oscillator, 424MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB424M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率424 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----物联网:TM4C129x Connected Launchpad-构建一个嵌入式网络服务器(1)
物联网:TM4C129x Connected Launchpad-构建一个嵌入式网络服务器(1):https://training.eeworld.com.cn/course/228...
cuipin 聊聊、笑笑、闹闹
晒晒今年最热门的极低功耗微控制器金刚狼Wolverine
今年最热门的极低功耗微控制器金刚狼Wolverine系列,使用铁电存储的MSP430FR5969单片机,超级省电。。。 158086158087158088158089 咱们坛子里有多少人拿到板子了呢,有没有内容一块分享呢? ......
莫妮卡 微控制器 MCU
高速數字設計 High-speed Digital Design - Johnson & Graham 原文版
世界公認的一本信號完整性好書《高速數字設計》(黑魔書), High-Speed Digital Design作者:Howard Johnson,Martin Graham...
dale PCB设计
F28027的AD采样问题(ADCSOCFRCx寄存器)?
F28027的AD采样问题(ADCSOCFRCx寄存器)的使用? 如果使用ADCSOCFRCx寄存器软件强制转换AD,该寄存器被置1后,如何清零?是自动清零么?如果是,手册上如何体现?清零的时刻是什么时候??...
aoxiaoche918 微控制器 MCU
学模拟+ 《运算放大器噪声优化手册》 三
本帖最后由 dontium 于 2015-1-23 11:47 编辑 运放的两种不同的噪声模型:(1)由两个不相关电流噪声源和一个连接到运放输入端的电压噪声源构成 ......
huixianfxt 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 21  2871  742  1766  1604  2  42  49  43  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved