电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1020M00BG

产品描述LVPECL Output Clock Oscillator, 1020MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1020M00BG概述

LVPECL Output Clock Oscillator, 1020MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1020M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1020 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于无位置传感器无刷直流电机(BLDCM) 大钮矩/重载启动
无位置传感器无刷直流电机(BLDCM) 大钮矩/重载启动一直是个值得研究问题,尤其是大钮矩低转速时。空载/轻载常用采用外同步启动方式,按预定时序依次给电机绕组通电,并按时间轴升频升压,这时电 ......
cjwjh 电机控制
如何确定LCD屏的VBPD,VFPD,VSPW,HBPD,HFPD,HSPW的值啊?(内附LCD屏资料)
头上两幅图就是我的LCD屏的资料了。上面标了VBPD VFPD HBPD HFPD,没说VSPW、HSPW。 下面是我在代码中填写的值,可是是出现花屏哦,应该如何设置啊? clkval_calc = 9; #define ......
mbwr 嵌入式系统
DIY了一个音频线转换插头
来源:矿石收音机 DIY了一个如图所示的音频线转换插头。有了这个东东,6.5插头的麦克风就可以在电脑上使用了。若把插座换成双声道的,还可以使用6.5插头的耳机。 34426 外壳是装胶卷的 ......
gina 单片机
用CMOS技术实现高速模数转换器
通信用接收器的发展趋势是必需在信号刚一进入接收器信号通道时就进行取样,并配备有精确的测试仪,而要达到这个目标就要依赖超高速模拟数字转换器来实现。美国国家半导体首推的 ADC081000 芯片 ......
heyuanbing 模拟电子
液晶屏显示有鬼影是什么原因,应该怎么样解决?
段码液晶屏是定制产品,其中:尺寸、材质、电压、偏压、视角、工作温度等参数都是在开模前固定好的,而液晶屏点亮有鬼影,一般都是因为提供给液晶屏的电压高于液晶屏本身的电压造成的( ......
晶拓 综合技术交流
另类机箱DIY
机箱的容积直接影响到机箱内部配件的可扩展性和散热性。   除此之外,日益紧缺的桌面空间亦进一步压缩着机箱的大小,这样的坏处就是直接导致机箱内部的扩展性变差,常规DIY玩家 ......
yaoniming3k DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1278  2637  886  608  2012  39  11  57  49  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved